2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩60頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、近二三十年來,語(yǔ)音識(shí)別技術(shù)在計(jì)算機(jī)、信息處理、通信與電子系統(tǒng)、自動(dòng)控制等領(lǐng)域中有著廣泛的應(yīng)用。從目前的研究情況來看,國(guó)內(nèi)在專用語(yǔ)音識(shí)別芯片上的應(yīng)用有一定的進(jìn)展。但是對(duì)專用語(yǔ)音識(shí)別芯片的研究還比較少。 本論文的語(yǔ)音識(shí)別芯片設(shè)計(jì)思想是:采用軟硬件協(xié)同設(shè)計(jì)的方法來設(shè)計(jì)芯片,把語(yǔ)音識(shí)別過程分軟件和硬件兩部分進(jìn)行。按照語(yǔ)音識(shí)別處理的過程來看,該芯片需要包括兩部分,一部分是微處理器內(nèi)核,用來執(zhí)行語(yǔ)音識(shí)別處理的軟件部分,另一部分是語(yǔ)音識(shí)別硬件

2、模塊。 本文介紹了一種基于OpenRISC1200嵌入式微處理器的語(yǔ)音識(shí)別芯片的設(shè)計(jì)方法,最后利用現(xiàn)場(chǎng)可編程門陣列(FPGA)實(shí)現(xiàn)了該語(yǔ)音識(shí)別芯片。 OpenRISC1200是一個(gè)哈佛結(jié)構(gòu)、5級(jí)指令流水線的高性能的32位微處理器,基于Verilog硬件描述語(yǔ)言的源碼開放,可以自由改進(jìn)。OpenRISC1200可以用于ASIC流片。 本文主要對(duì)語(yǔ)音識(shí)別芯片中MCU及其接口的設(shè)計(jì)實(shí)現(xiàn)上進(jìn)行了研究,主要工作包括以下幾個(gè)

3、方面: 1.設(shè)計(jì)和驗(yàn)證OpenRISC1200內(nèi)核和WISHBONE片上總線的實(shí)現(xiàn),還有JTAG調(diào)試接口、UART串口、IO控制器和SRAM/FLASH/SDRAM接口的實(shí)現(xiàn)等。 2.建立用FPGA開發(fā)OpenRISC1200內(nèi)核的EDA環(huán)境,建立OpenRISC1200程序開發(fā)的環(huán)境,編寫和測(cè)試各個(gè)功能模塊的驅(qū)動(dòng)程序,為編寫語(yǔ)音識(shí)別程序提高技術(shù)支持。 3.制作具有CycloneFPGA、串口、SRAM、FLAS

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論