版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、針對當(dāng)前市場上流行的高性能三相信號發(fā)生器價格昂貴,性價比低的問題。本課題開發(fā)了一種輸出精度較高,價格低廉的三相六路信號發(fā)生器。其中三路輸出為電壓信號,另外三路輸出為電流信號,從而模擬三相交流電,應(yīng)用于儀器的校對測量領(lǐng)域。
發(fā)生器基準(zhǔn)信號的產(chǎn)生采用在一片F(xiàn)PGA 芯片上實現(xiàn)六路DDS 輸出與控制的設(shè)計方案,避免了采用DDS 專用芯片的數(shù)量眾多,控制性差,靈活性不強的缺點。
設(shè)計以FPGA 芯片為主要核心器件。其
2、輸出的六路數(shù)字正弦波信號經(jīng)過D/A 芯片的轉(zhuǎn)換,隔直電路隔直生成基準(zhǔn)信號,最后進行電流或電壓放大輸出。每路輸出信號的頻率,相位,幅度均可精細(xì)調(diào)節(jié)。信號發(fā)生器主要模塊包括外圍控制,基準(zhǔn)信號生成,電流電壓放大和反饋回路四大部分。
論文首先介紹了本設(shè)計的現(xiàn)實意義,并給出了信號發(fā)生器的設(shè)計目標(biāo)。然后是設(shè)計的理論依據(jù),接下來是整體方案的確定及各構(gòu)成模塊的具體設(shè)計。在對各模塊的設(shè)計介紹中主要是分基本原理,器件的選型,硬件電路的設(shè)計以及
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的信號發(fā)生器設(shè)計
- 三相電能質(zhì)量信號發(fā)生器的設(shè)計與研究.pdf
- 低頻三相正弦信號發(fā)生器畢業(yè)設(shè)計論文
- 基于ARM技術(shù)的三相正弦波信號發(fā)生器.pdf
- 基于fpga的信號發(fā)生器的設(shè)計
- 基于DDS技術(shù)的三相六通道信號發(fā)生器設(shè)計與開發(fā).pdf
- 基于FPGA的函數(shù)信號發(fā)生器設(shè)計.pdf
- 基于fpga的dds信號發(fā)生器設(shè)計
- 基于FPGA技術(shù)的信號發(fā)生器設(shè)計.pdf
- 基于FPGA的同步信號發(fā)生器設(shè)計.pdf
- 基于fpga的dds信號發(fā)生器設(shè)計開題
- 基于fpga的信號發(fā)生器設(shè)計6波形
- 基于fpga的函數(shù)信號發(fā)生器
- 基于fpga信號發(fā)生器畢業(yè)設(shè)計
- 基于FPGA的數(shù)字合成信號發(fā)生器.pdf
- 基于fpga的dds信號發(fā)生器設(shè)計【開題報告】
- 開題報告表-基于fpga的信號發(fā)生器設(shè)計
- 基于fpga的函數(shù)信號發(fā)生器設(shè)計與實現(xiàn)
- 畢業(yè)論文 基于fpga的信號發(fā)生器設(shè)計
- 三相大電流發(fā)生器操作使用
評論
0/150
提交評論