高速并行交替采樣ADC系統(tǒng)的研究與實(shí)現(xiàn).pdf_第1頁
已閱讀1頁,還剩91頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、模數(shù)轉(zhuǎn)換器(ADC)是數(shù)字信號處理系統(tǒng)的關(guān)鍵組成部分,廣泛應(yīng)用于通信、雷達(dá)、測試儀器等領(lǐng)域。隨著超寬帶雷達(dá)技術(shù)研究的深入和軟件無線電技術(shù)的發(fā)展,對ADC的速度和精度的要求越來越高,ADC已經(jīng)成為現(xiàn)代信號處理的瓶頸。在給定的工藝下,ADC工作的最大采樣速率受限于它的分辨率,單片ADC芯片很難同時(shí)滿足高速高精度的要求,而并行交替采樣ADC(TIADC)結(jié)構(gòu)是突破這一瓶頸的有效方法之一。 這種方法在前端利用M片采樣率為fs/M的ADC

2、并行交替采樣,在后端進(jìn)行拼接使得整個(gè)系統(tǒng)的采樣率達(dá)到fs。然而受到制造工藝的局限,通道失配誤差如偏置誤差、增益誤差、時(shí)間偏差和帶寬失配誤差的存在,將嚴(yán)重降低系統(tǒng)的信納比(SINAD)和無雜散動態(tài)范圍(SFDR)。 本論文主要包括三方面的工作。首先,深入研究了并行交替采樣技術(shù),對TIADC結(jié)構(gòu)的通道失配誤差進(jìn)行了全面的分析,特別是對帶寬失配誤差進(jìn)行了建模分析,給出了四種通道失配誤差聯(lián)合作用于信號的信號頻譜,以及系統(tǒng)設(shè)計(jì)時(shí)誤差的容忍

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論