12位高速ADC中采樣保持器設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩81頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、當(dāng)今,信號(hào)處理的任務(wù)大多是由數(shù)字電路來(lái)實(shí)現(xiàn)的。隨著數(shù)字集成電路的速度和集成密度的高速增長(zhǎng),對(duì)連接模擬和數(shù)字世界的模數(shù)轉(zhuǎn)換器(ADC)的精度和速度也提出了更高的要求。采樣保持(S/H)電路作為ADC的最前端,其性能直接影響到整個(gè)ADC的精度和速度。
   本文首先介紹采樣保持電路的基本理論和性能指標(biāo),詳細(xì)分析了采樣保持電路各種誤差,給出了減小這些誤差的相關(guān)設(shè)計(jì)方案建議。然后根據(jù)理論分析和系統(tǒng)要求設(shè)計(jì)采樣保持電路,包括翻轉(zhuǎn)式采樣保持

2、電路系統(tǒng)設(shè)計(jì)和單元電路設(shè)計(jì)。單元電路包括運(yùn)算放大器、共模反饋電路、多相時(shí)鐘產(chǎn)生電路、偏置電路和柵壓自舉(Bootstrap)開(kāi)關(guān)。其中,運(yùn)算放大器的設(shè)計(jì)對(duì)采樣保持器的整體性能起著關(guān)鍵作用。本設(shè)計(jì)的運(yùn)算放大器采用增益增強(qiáng)技術(shù),在提供高增益的同時(shí),具有高速度的優(yōu)勢(shì)。
   本課題基于Cadence仿真平臺(tái),設(shè)計(jì)完成了應(yīng)用于高精度高速ADC的閉環(huán)翻轉(zhuǎn)式采樣保持器。該采樣保持器要求適用于1.8V電源電壓,分辨率12bit,轉(zhuǎn)換速率80M

3、Hz以上的ADC中?;贑adence對(duì)采樣保持電路進(jìn)行后仿真,結(jié)果表明,在頻率為80MHz下進(jìn)行奈奎斯特采樣,當(dāng)建立精度小于0.048%時(shí),建立時(shí)間為1.763ns,孔徑時(shí)間1.7ns。差分輸入1.5V滿幅度,頻率為IMHz的正弦信號(hào)時(shí),其無(wú)雜波動(dòng)態(tài)范圍SFDR=103.52dB,信噪比SNR=85.93dB,總諧波失真THD=-96.13dB,信噪失真比SNDR=85.53dB,滿足系統(tǒng)設(shè)計(jì)指標(biāo)要求。
   該S/H芯片采用

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論