基于分時交替的高速高精度ADC設(shè)計與硬件實現(xiàn).pdf_第1頁
已閱讀1頁,還剩113頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著無線通信、雷達(dá)、高級影像、儀器儀表、醫(yī)療儀器和消費類電子等領(lǐng)域的迅猛發(fā)展,模數(shù)轉(zhuǎn)換器(ADC)作為其中的關(guān)鍵器件,對其要求越來越高,ADC正朝著高速、高精度、低功耗的方向發(fā)展。在目前的工藝條件下,單片ADC很難同時達(dá)到高速高精度的性能,分時交替ADC是提高模數(shù)轉(zhuǎn)換器轉(zhuǎn)換速率的一個途徑。然而,分時交替ADC存在通道間的偏置、增益、時鐘和帶寬等失配誤差,嚴(yán)重影響分時交替ADC的動態(tài)性能參數(shù),本文就是要研究分時交替ADC存在的失配誤差等問

2、題。
  首先,查閱國內(nèi)外的相關(guān)研究文獻(xiàn),研究高速 ADC的基本結(jié)構(gòu)及分時交替ADC的工作原理,針對分時交替 ADC失配誤差建模并進(jìn)行仿真分析,制定分時交替ADC的設(shè)計方案。
  其次,設(shè)計分時交替ADC硬件平臺,重點設(shè)計模數(shù)轉(zhuǎn)換器、模擬前端、高精度多相時鐘、供電電源等電路,對其中部分電路進(jìn)行仿真分析,設(shè)計并實現(xiàn)四通道12bit400MSPS的分時交替ADC硬件平臺。
  再次,研究分時交替ADC數(shù)字校準(zhǔn)技術(shù),重點針對

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論