已閱讀1頁,還剩70頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、現(xiàn)場可編程門陣列(FPGA)在雷達信號處理中有著重要地位,同時,高速、大容量、低功耗的DDR2-SDRAM可以為雷達信號處理提供高速海量數(shù)據(jù)緩存。在此基礎(chǔ)上,本文深入研究了基于FPGA與 DDR2-SDRAM的多功能雷達信號處理方法及其設(shè)計實現(xiàn)技術(shù)。
本研究首先確定了該多功能雷達信號處理器的系統(tǒng)架構(gòu),并介紹了系統(tǒng)設(shè)計中的基本理論知識。其次,結(jié)合成熟的商業(yè)化IP核,完成了DDR2-SDRAM存儲器接口模塊以及雷達信號處理中各主要
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的雷達信號預(yù)處理器的設(shè)計.pdf
- 相控陣雷達信號處理器的FPGA設(shè)計與實現(xiàn).pdf
- 基于FPGA的跳頻信號處理器研制.pdf
- 基于FPGA+DSP的某監(jiān)控雷達信號處理器設(shè)計與實現(xiàn).pdf
- 基于FPGA的軟件雷達脈壓處理器的實現(xiàn).pdf
- 機載雷達信號處理器的設(shè)計.pdf
- 全程多功能水處理器
- 基于FPGA的FFT信號處理器的硬件實現(xiàn).pdf
- 基于FPGA的無源雷達互相關(guān)處理器的設(shè)計.pdf
- 基于FPGA+DSP的MSSR應(yīng)答信號處理器實現(xiàn).pdf
- 多功能微電子水處理器
- 基于FPGA的雷達信號處理模塊設(shè)計.pdf
- 基于FPGA的FFT信號處理器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的LFMCW雷達信號處理實現(xiàn).pdf
- 基于多核處理器的機載PD雷達信號處理算法設(shè)計.pdf
- 基于fpga的微處理器設(shè)計
- 基于多核處理器的雷達信號實時處理系統(tǒng)研究.pdf
- 多功能磁控光纖信號處理器件研究.pdf
- 基于fpga的多功能信號發(fā)生器設(shè)計與實現(xiàn)
- 基于FPGA的雷達信號處理SoC設(shè)計.pdf
評論
0/150
提交評論