小波提升變換的FPGA實現.pdf_第1頁
已閱讀1頁,還剩99頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著國民經濟的不斷發(fā)展,我國列車運行速度也在不斷的提高。為了保證列車高速運行的安全性,作為列車重要部分的弓網檢測顯得尤為重要。原始故障圖像數據量巨大使得實時存儲和傳輸變得困難。JPEG2000作為新一代靜止圖像壓縮標準,廣泛應用于多媒體、網絡傳輸等領域。較之以前的JPEG在相同圖像質量下具有更高的壓縮比。
   本文主要研究設計了基于FPGA的小波提升變換模塊,采用Altera公司的CycloneⅡ系列芯片。根據JPEG2000

2、推薦無損小波提升算法,設計圖像壓縮系統(tǒng)的小波提升變換模塊。
   本文首先介紹了開發(fā)硬件可編程邏輯門陣列FPGA及其開發(fā)語言Verilog,并介紹了FPGA的設計方法及開發(fā)流程;然后介紹了新一代圖像壓縮標準JPEG2000的相關知識;接著介紹了一維小波提升變換模塊的設計,主要包括小波提升變換的基礎知識和一維小波變換模塊的具體設計方法;最后介紹了二維小波提升變換模塊的設計,主要包括折疊式結構和串行流水線結構兩種模塊的設計,并通過仿

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論