版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、數(shù)字信號(hào)處理(DSP)在許多應(yīng)用領(lǐng)域替代了傳統(tǒng)的模擬信號(hào)處理系統(tǒng)。FFT作為數(shù)字信號(hào)處理中的基本模塊,是數(shù)字信號(hào)處理的瓶頸,研究更高性能的FFT處理器一直是國(guó)內(nèi)外的一個(gè)研究熱點(diǎn)。目前國(guó)內(nèi)外的高速FFT實(shí)現(xiàn)方案分為DSP、FPGA和ASICIP,專(zhuān)用FFT模塊的處理速度普遍達(dá)到1024點(diǎn)16位字長(zhǎng)幾十到數(shù)百微秒,TI公司的DSP實(shí)現(xiàn)1024復(fù)數(shù)點(diǎn)達(dá)到56ps,但需要多片DSP芯片組合,Xilinx公司在800萬(wàn)門(mén)的VertexⅡ器件上實(shí)現(xiàn)
2、了1μs1024點(diǎn)FFT處理模塊。本文主要研究高速可配置FFT處理器和以及其FPGA實(shí)現(xiàn),包括從算法設(shè)計(jì)、算法驗(yàn)證、系統(tǒng)構(gòu)架設(shè)計(jì)、各個(gè)模塊的設(shè)計(jì)和實(shí)現(xiàn)到FPGA的下載實(shí)現(xiàn)和測(cè)試整個(gè)流程。研究設(shè)計(jì)了具有自主知識(shí)產(chǎn)權(quán)的高性能可配置的FFT處理器,該FFT處理器具有較高的計(jì)算性能,256點(diǎn)的FFT處理僅需9.57μs,與斯坦福大學(xué)主頁(yè)報(bào)道的FFT處理器相比,達(dá)到了高速運(yùn)算的目的,可應(yīng)用于具有實(shí)時(shí)處理要求的信號(hào)處理系統(tǒng)等領(lǐng)域中。作為直接應(yīng)用,可
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 可配置FFT-IFFT處理器的設(shè)計(jì)及其FPGA構(gòu)造.pdf
- 基于FPGA實(shí)現(xiàn)可擴(kuò)展高速FFT處理器的研究.pdf
- 可配置FFT及LDPC編碼器的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的FFT處理器的實(shí)現(xiàn).pdf
- 可配置32bit定點(diǎn)FFT處理器芯片設(shè)計(jì).pdf
- FFT處理器的FPGA設(shè)計(jì).pdf
- 高性能FFT處理器的研究與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的FFT信號(hào)處理器的硬件實(shí)現(xiàn).pdf
- 基于FPGA的通用FFT處理器的研究與實(shí)現(xiàn).pdf
- 面向圖像處理的可配置處理器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速高性能FFT處理器的VLSI實(shí)現(xiàn)研究.pdf
- 基于FPGA的FFT數(shù)字處理器的硬件實(shí)現(xiàn).pdf
- 基于FPGA的FFT處理器的設(shè)計(jì).pdf
- 基于FPGA的FFT信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高分辨率可配置低存儲(chǔ)的FFT處理器設(shè)計(jì)與研究.pdf
- 點(diǎn)數(shù)可配置的FFT處理芯片設(shè)計(jì)研究.pdf
- 基于FPGA的FFT數(shù)字處理器的硬件實(shí)現(xiàn) (1).pdf
- 基于FPGA的可變點(diǎn)FFT處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的FFT處理器研究與設(shè)計(jì).pdf
- 面向AES加密的可配置處理器設(shè)計(jì)及實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論