應(yīng)用于LVDS串行器的電荷泵鎖相環(huán)的設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩64頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、鎖相環(huán)作為現(xiàn)代時(shí)鐘電路的重要組成部分,已經(jīng)成為超大規(guī)模集成電路中必不可少的一個(gè)模塊,在通訊、數(shù)字集成電路等領(lǐng)域得到了廣泛的應(yīng)用。
   電荷泵鎖相環(huán)是鎖相環(huán)的一種,具有高速、低功耗、低抖動(dòng)的特性,是設(shè)計(jì)實(shí)現(xiàn)鎖相環(huán)的一個(gè)簡(jiǎn)單、高效的方法。雖然電荷泵鎖相環(huán)的理論已比較成熟,但它的設(shè)計(jì)與實(shí)現(xiàn)涉及到控制理論、信號(hào)與系統(tǒng)、集成電子學(xué)、半導(dǎo)體工藝和測(cè)試等方面,難度比較大。因此,對(duì)其進(jìn)行深入的研究,掌握其設(shè)計(jì)和分析方法具有重要意義。
 

2、  本論文設(shè)計(jì)了一款電荷泵鎖相環(huán),它給一款LVDS串行器提供7相不交迭的時(shí)鐘信號(hào)。本論文的主要研究工作及創(chuàng)新點(diǎn)如下:
   采用Top-Down的方法,對(duì)電荷泵鎖相環(huán)進(jìn)行系統(tǒng)級(jí)設(shè)計(jì),完成系統(tǒng)參數(shù)的確定后,應(yīng)用Matlab工具和Verilog-A語言建立了鎖相環(huán)系統(tǒng)的數(shù)學(xué)模型和行為級(jí)模型,并對(duì)環(huán)路參數(shù)了進(jìn)行優(yōu)化。
   采用增加復(fù)位延時(shí)的方法,實(shí)現(xiàn)了無“死區(qū)”鑒頻鑒相器的設(shè)計(jì)。
   在充分考慮泵開關(guān)延時(shí)失配、電

3、荷注入、電荷共享、時(shí)鐘饋通等非理想因素影響的基礎(chǔ)上,設(shè)計(jì)了一個(gè)全新的電荷泵,實(shí)現(xiàn)了充放電電流的高度匹配。
   采用兩級(jí)電路構(gòu)成基本振蕩單元來實(shí)現(xiàn)壓控振蕩器,獲得了極好的調(diào)節(jié)線性度并減小了振蕩振幅在整個(gè)調(diào)節(jié)范圍內(nèi)的變化。
   基于“計(jì)數(shù)器+串行移位”的方式設(shè)計(jì)了一種新的具有自動(dòng)矯錯(cuò)能力的7分頻和7相不交迭時(shí)鐘產(chǎn)生電路。
   設(shè)計(jì)了一個(gè)對(duì)溫度不敏感的基準(zhǔn)電流源。
   最后完成了芯片的版圖設(shè)計(jì)和功能測(cè)試

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論