2GSa-S任意波形發(fā)生器模塊數(shù)字通道設(shè)計.pdf_第1頁
已閱讀1頁,還剩74頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著儀器總線接口技術(shù)、數(shù)字采樣技術(shù)、信號處理技術(shù)及可編程邏輯器件等技術(shù)的發(fā)展。信號發(fā)生儀器的功能也由原來的簡單組合走向多波形一體、模數(shù)一體及網(wǎng)絡(luò)化的新時期。在廣泛用途中,任意函數(shù)發(fā)生器(Arbitrary function generator, AFG)和任意波形發(fā)生器(Arbitrary waveform generator,AWG)成為信號發(fā)生儀器的主導(dǎo)。二者相比,AFG成本較低,其功能限于函數(shù)信號的產(chǎn)生,能夠提供的波形變化較少;而

2、AWG在理論上則可以產(chǎn)生來自人工編輯的或是經(jīng)采集儀器采集的任意波形。
  本課題研制的任意波形發(fā)生器,它是基于PXI-Express合成儀器的一個外設(shè)板卡。其通過FPGA的PCI-Express硬核接收背板發(fā)送的高速數(shù)據(jù),經(jīng)DDR2-SDRAM緩存重排整理后,利用FPGA高速邏輯資源OSERDES輸出給AD9739,實現(xiàn)任意任意波形的發(fā)生。本文首先介紹了本課題設(shè)計合成儀器采用的方案,并根據(jù)此方案,設(shè)計了任意波形發(fā)生器中的各個單元模

3、塊實現(xiàn)方案。其中包括:ADF4350時鐘產(chǎn)生電路、FPGA邏輯控制模塊、AD9739高速數(shù)模轉(zhuǎn)換電路、DDR2-SDRAM數(shù)據(jù)緩存模塊及實現(xiàn)板卡同步的觸發(fā)電路。在詳細(xì)介紹了實現(xiàn)各個單元原理后,本文又對在設(shè)計高速電路中要注意的信號完整性和電源完整給予簡要分析,然后利用Allegro的SI仿真軟件對任意波形發(fā)生器中高速走線進行了仿真驗證。
  針對FPGA的邏輯控制代碼,采用了Modelsim仿真和ChipScope板級信號抓取相結(jié)合

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論