版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著電子通信技術(shù)的發(fā)展,頻率綜合器的頻率穩(wěn)定度特性已成為衡量通信系統(tǒng)質(zhì)量的一個重要標(biāo)準(zhǔn)。以頻率穩(wěn)定度測量時間間隔為標(biāo)準(zhǔn),頻率穩(wěn)定度可分為短期頻率穩(wěn)定度和長期頻率穩(wěn)定度。實際的高穩(wěn)定度頻率綜合器系統(tǒng)通常需要兼具良好的短期穩(wěn)定度和長期穩(wěn)定度,本課題的目標(biāo)就是研究出兼具上述特點的頻率綜合器系統(tǒng)。
由于GPS接收機(jī)輸出的1PPS信號具有長期穩(wěn)定度好的特點而OCXO具有短期穩(wěn)定度好的特點,本文設(shè)計了一種基于GPS和數(shù)字鎖相環(huán)的高穩(wěn)頻率綜
2、合器,將GPS接收機(jī)輸出的1PPS的特點和OCXO的特點相結(jié)合,使得頻率綜合器系統(tǒng)同時具有良好的長期穩(wěn)定度和短期穩(wěn)定度。
論文分析了GPS頻率校準(zhǔn)原理,鎖相環(huán)原理,介紹了以往的高穩(wěn)定度頻率綜合器系統(tǒng),設(shè)計了一種基于數(shù)字鎖相環(huán)芯片AD9548直接鎖定1PPS秒脈沖的高穩(wěn)定度頻率綜合器方案。
方案中,使用C8051F310為系統(tǒng)的主控芯片,用于配制AD9548。GPS接收機(jī)輸出的1PPS信號經(jīng)過CPLD芯片EPM3064
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高精度數(shù)字頻率綜合器(DDS)的研究與應(yīng)用.pdf
- 多載頻高穩(wěn)定性數(shù)字頻率源的設(shè)計與應(yīng)用.pdf
- 基于fpga的數(shù)字頻率及設(shè)計與實現(xiàn)
- 基于cpldfpga等精度數(shù)字頻率計的設(shè)計
- 基于fpga的高精度數(shù)字頻率計設(shè)計
- 基于fpga的等精度數(shù)字頻率計設(shè)計
- 基于fpga高精度數(shù)字頻率計設(shè)計
- 等精度數(shù)字測量數(shù)字頻率計的設(shè)計
- 等精度數(shù)字測量數(shù)字頻率計的設(shè)計
- 基于單片機(jī)和CPLD的等精度數(shù)字頻率計設(shè)計.pdf
- 基于FPGA的數(shù)字頻率合成系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 全數(shù)字頻率綜合器的研究和設(shè)計.pdf
- 基于CPLD的多功能等精度數(shù)字頻率計的設(shè)計.pdf
- 基于AD9910的高速數(shù)字頻率源的研制.pdf
- 基于fpga的等精度數(shù)字頻率計設(shè)計畢業(yè)論文設(shè)計
- 基于GPS的高穩(wěn)頻率源設(shè)計與實現(xiàn).pdf
- 高精度數(shù)字駐波表的設(shè)計與實現(xiàn).pdf
- 基于DPLL和DDS的高穩(wěn)頻綜研究與實現(xiàn).pdf
- 基于FPGA的數(shù)字頻譜分析儀的設(shè)計與實現(xiàn).pdf
- 65686.基于gps的高穩(wěn)頻綜研究
評論
0/150
提交評論