版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著半導(dǎo)體技術(shù)的不斷發(fā)展,數(shù)字邏輯系統(tǒng)的功能越來(lái)越復(fù)雜。同時(shí)在另一方面FPGA(Field Programmable Gate Array)芯片的邏輯資源卻并不能滿足相應(yīng)復(fù)雜程度的系統(tǒng)的要求,而多片F(xiàn)PGA芯片的并聯(lián)雖然可以解決資源不夠用問題,但是卻不可避免的提高了成本。使得FPGA芯片具有功能自適應(yīng)性的動(dòng)態(tài)可重構(gòu)技術(shù)逐漸成為解決這一問題的關(guān)鍵技術(shù)之一,并且成為近些年來(lái)高性能和低功耗方面的研究熱點(diǎn)。
動(dòng)態(tài)可重構(gòu)主要包括部分
2、重構(gòu)配置文件的生成,配置文件的動(dòng)態(tài)寫入和配置任務(wù)的動(dòng)態(tài)調(diào)度。動(dòng)態(tài)可重構(gòu)系統(tǒng)可以在系統(tǒng)的運(yùn)行過程中重構(gòu)指定位置的功能邏輯,而且無(wú)需停止非重構(gòu)區(qū)域的系統(tǒng)邏輯功能的執(zhí)行。僅當(dāng)需要執(zhí)行具體功能時(shí),再將相應(yīng)的功能配置文件寫入到FPGA中,從而動(dòng)態(tài)實(shí)現(xiàn)該功能。利用動(dòng)態(tài)可重構(gòu)可以在有限的芯片面積上實(shí)現(xiàn)更多的邏輯,并有效的降低功耗。同時(shí)為系統(tǒng)提供了更高的容錯(cuò)性和便利的升級(jí)模式。
基于FPGA平臺(tái)的動(dòng)態(tài)可重構(gòu)AES加解密系統(tǒng)采用AES加密解
溫馨提示
- 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的AES算法數(shù)據(jù)加解密設(shè)計(jì).pdf
- 基于FPGA的高性能加解密系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的數(shù)據(jù)加解密系統(tǒng)設(shè)計(jì).pdf
- 輕量級(jí)AES加解密芯片設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于ARM9和FPGA遠(yuǎn)程動(dòng)態(tài)重構(gòu)加解密研究.pdf
- 基于FPGA的USB數(shù)據(jù)加解密系統(tǒng).pdf
- 基于FPGA可重構(gòu)技術(shù)的加-解密系統(tǒng)研究與設(shè)計(jì).pdf
- 基于FPGA的局部動(dòng)態(tài)可重構(gòu)系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的動(dòng)態(tài)可重構(gòu)NoC系統(tǒng)研究與實(shí)現(xiàn).pdf
- 面向藍(lán)牙4.0的aes加解密模塊設(shè)計(jì)與驗(yàn)證
- 基于FPGA的動(dòng)態(tài)可重構(gòu)系統(tǒng)實(shí)現(xiàn)密碼算法的研究.pdf
- 基于GPU的并行加解密系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于IBE技術(shù)的郵件加解密系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于驅(qū)動(dòng)層的透明加解密系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- SEP6210芯片AES加解密模塊的設(shè)計(jì).pdf
- 基于FPGA的ECC加解密算法研究及設(shè)計(jì).pdf
- 部分可重構(gòu)AES算法的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的IDE硬盤實(shí)時(shí)加解密和還原的研究與實(shí)現(xiàn).pdf
- Linux私有文件動(dòng)態(tài)加解密的研究與實(shí)現(xiàn).pdf
- 透明加解密存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論