版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、調(diào)整視頻圖像的分辨率需要視頻縮放技術(shù)。如果圖像縮放技術(shù)的處理速度達(dá)到實時性要求就可以應(yīng)用于視頻縮放。 傳統(tǒng)圖像縮放技術(shù)利用插值核函數(shù)對已有像素點進(jìn)行插值重建還原圖像。本文介紹了圖像插值的理論基礎(chǔ)一采樣定理,并對理想重建函數(shù)Sinc函數(shù)進(jìn)行了討論。本文介紹了常用的線性圖像插值技術(shù)及像素填充、自適應(yīng)插值和小波域圖像縮放等技術(shù)。然后,本文討論了分級線性插值算法的思想,設(shè)計并實現(xiàn)了FPGA上的分級雙三次算法。最后本文對各種算法的縮放效果
2、進(jìn)行了分析和討論。 本文在分析現(xiàn)有視頻縮放算法基礎(chǔ)之上,提出了分級線性插值算法,并應(yīng)用在簡化線性插值算法中。分級線性插值算法以犧牲一定的計算精度為代價,用查找表代替乘法計算,降低了算法復(fù)雜度。本文設(shè)計并實現(xiàn)了分級雙三次插值算法,詳細(xì)說明了板上系統(tǒng)的模塊結(jié)構(gòu)。最后本文將分級線性插值算法與原線性插值算法效果圖進(jìn)行比較,比較結(jié)果顯示分級插值算法與原算法誤差較小,在放大比例較小時可以取代原算法。結(jié)果證明分級雙三次線性插值算法的FPGA實
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的視頻縮放算法的研究與實現(xiàn).pdf
- 圖像縮放算法研究及其FPGA實現(xiàn).pdf
- 視頻圖像縮放的FPGA設(shè)計與實現(xiàn).pdf
- 實時視頻去霧算法的研究及其FPGA實現(xiàn).pdf
- 圖像縮放算法的研究及其在FPGA上的實現(xiàn).pdf
- 實時圖像處理算法研究及FPGA實現(xiàn).pdf
- 任意比例實時圖像縮放IP核的FPGA設(shè)計與實現(xiàn).pdf
- 針對實時性應(yīng)用的視頻檢測算法研究與FPGA實現(xiàn).pdf
- 數(shù)字視頻實時增強算法研究及硬件實現(xiàn).pdf
- 實時圖像消旋與無級縮放技術(shù)研究及FPGA+DDR實現(xiàn).pdf
- 基于FPGA的多通道視頻縮放研究與設(shè)計.pdf
- 圖像縮放算法的研究與FPGA設(shè)計.pdf
- 復(fù)合視頻圖像實時解碼算法及硬件實現(xiàn)研究.pdf
- 圖像縮放算法的研究及VLSI實現(xiàn).pdf
- 基于FPGA實時圖像壓縮算法的實現(xiàn).pdf
- 實時圖像融合算法及其FPGA實現(xiàn).pdf
- 基于FPGA的圖像縮放算法的研究及其應(yīng)用.pdf
- 邊緣自適應(yīng)圖像縮放算法研究及VLSI實現(xiàn).pdf
- 基于FPGA的實時視頻去霧系統(tǒng)的研究與實現(xiàn).pdf
- 智能視頻監(jiān)控算法及其在FPGA實現(xiàn)的研究.pdf
評論
0/150
提交評論