

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、對于數(shù)字圖像處理的應(yīng)用,在當(dāng)前已經(jīng)成為了一個十分前沿的研究熱點,而實時圖像縮放技術(shù)的研究又是圖像處理技術(shù)中的研究重點。在一些調(diào)整視頻圖像分辨率的應(yīng)用場合中,就需要圖像縮放技術(shù)。如果圖像縮放技術(shù)的處理速度,在能夠保證圖像質(zhì)量的前提下,還能高效快速的實現(xiàn),就可以應(yīng)用于很多實時傳輸視頻的縮放顯示。
插值算法作為圖像縮放常用的方法,以算法實現(xiàn)相對簡單著稱。本文分析了幾種常用圖像縮放算法:最近鄰域插值算法,雙線性插值算法,自適應(yīng)插值
2、算法。最近鄰域插值實現(xiàn)算法簡單,但是圖像質(zhì)量一般;雙線性插值實現(xiàn)算法適中,圖像質(zhì)量可以滿足絕大多數(shù)應(yīng)用場合,但是圖像邊緣質(zhì)量稍差;自適應(yīng)插值在保證基本圖像質(zhì)量的前提下,針對不同圖像縮放比例的邊緣處理情況,采用了實時變化的插值系數(shù),去改善目標(biāo)圖像的邊緣質(zhì)量,但是自適應(yīng)插值系數(shù)組的實時更新計算,使得該算法實現(xiàn)的計算量比較大,不適宜硬件實現(xiàn)。
基于上述分析,本文提出了一種基于自適應(yīng)插值的水平垂直順序縮放算法,對于源圖像的縮放分為
3、水平縮放和垂直縮放兩個部分,即先將圖像在水平方向縮放到目標(biāo)寬度,然后再將水平方向縮放后的結(jié)果圖像在垂直方向進(jìn)行縮放,最終完成目標(biāo)圖像的縮放,這樣的處理方式,對源圖像進(jìn)行分步插值,簡化了插值計算量;同時水平縮放和垂直縮放采用相同的縮放算法,只是針對不同階段的源圖像而已,這樣有利于FPGA實現(xiàn)時的模塊設(shè)計復(fù)用。對于圖像邊緣的處理,借鑒自適應(yīng)插值算法的思想,提前計算好64組常用的插值系數(shù),存儲于FPGA內(nèi)部的存儲器中,需要插值系數(shù)的時候,只需
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 視頻圖像縮放的FPGA設(shè)計與實現(xiàn).pdf
- 基于FPGA的SATA IP核設(shè)計與實現(xiàn).pdf
- 圖像縮放算法的研究與FPGA設(shè)計.pdf
- SATAII設(shè)備端IP核的FPGA設(shè)計與實現(xiàn).pdf
- 基于FPGA和DDR2的圖像縮放系統(tǒng)設(shè)計與實現(xiàn).pdf
- 實時視頻縮放算法研究及FPGA實現(xiàn).pdf
- FPGA IP核的設(shè)計.pdf
- 圖像縮放算法研究及其FPGA實現(xiàn).pdf
- 基于FPGA的3D圖像處理器IP核的設(shè)計與實現(xiàn).pdf
- IPSec協(xié)議下加密IP核的設(shè)計與FPGA實現(xiàn).pdf
- 雷達(dá)信號處理在FPGA中的IP核設(shè)計與實現(xiàn).pdf
- Motion JPEG圖像編碼IP核的設(shè)計與實現(xiàn).pdf
- 實時圖像消旋與無級縮放技術(shù)研究及FPGA+DDR實現(xiàn).pdf
- 基于SystemVerilog的圖像縮放IP驗證平臺的研究與實現(xiàn).pdf
- 基于FPGA的PCI總線從接口IP核的設(shè)計與實現(xiàn).pdf
- JPEG-LS圖像無損壓縮IP核的FPGA設(shè)計.pdf
- USB_OTG_IP核中AMBA接口的設(shè)計與FPGA實現(xiàn).pdf
- 圖像縮放算法的研究及其在FPGA上的實現(xiàn).pdf
- 基于FPGA的圖像實時加密系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 雷達(dá)信號處理關(guān)鍵IP核的FPGA實現(xiàn)與驗證.pdf
評論
0/150
提交評論