2023年全國(guó)碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩50頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、頻率合成鎖相環(huán)(PLL Frequency Synthesizer)是手持終端不可缺少的組成部分.由于手持終端對(duì)便攜式、高性能、低功耗、低成本等性能的要求,單片的頻率合成鎖相環(huán)芯片越來越成為系統(tǒng)應(yīng)用的瓶頸,將PLL及其他電路IP核集成在一起成為系統(tǒng)芯片已是大勢(shì)所趨.PLL作為一個(gè)數(shù)?;旌想娐?在設(shè)計(jì)和制造商都是一個(gè)相當(dāng)大的挑戰(zhàn),因此設(shè)計(jì)一個(gè)與數(shù)字工藝兼容的鎖相環(huán)IP核是實(shí)現(xiàn)鎖相環(huán)在系統(tǒng)芯片中集成的重點(diǎn)和關(guān)鍵.本文設(shè)計(jì)了一種面向手持終端應(yīng)

2、用且能與數(shù)字電路工藝兼容的頻率合成鎖相環(huán)IP核.采用自頂而下(Top-Down)的設(shè)計(jì)方法,分別進(jìn)行了系統(tǒng)設(shè)計(jì)、單元電路設(shè)計(jì)、總體電路設(shè)計(jì)仿真和物理版圖設(shè)計(jì).在分析Garfield2對(duì)PLL的具體應(yīng)用要求的基礎(chǔ)上,設(shè)計(jì)了PLL IP核的系統(tǒng)結(jié)構(gòu),并確定了系統(tǒng)的各項(xiàng)性能指標(biāo).在壓控振蕩器單元電路的設(shè)計(jì)中,在已有電路的基礎(chǔ)上增加了獨(dú)特的電流補(bǔ)償支路,顯著地?cái)U(kuò)寬了壓控振蕩器的線性范圍以及減少了環(huán)路鎖定時(shí)間 編程分頻器的設(shè)計(jì)則實(shí)現(xiàn)了頻率合成鎖相

3、環(huán)輸出頻率的可編程配置,提高IP核的適用性.本文還針對(duì)鎖相環(huán)IP核的實(shí)際應(yīng)用情況,對(duì)電路在電源電壓,環(huán)境溫度以及濾波電阻和電容在一定范圍內(nèi)變化時(shí)的參數(shù)性能做了模擬仿真,為電路的應(yīng)用和性能的進(jìn)一步優(yōu)化提供了一定的參考.( )版圖設(shè)計(jì)時(shí)對(duì)電容的設(shè)計(jì)采用了MOS電容結(jié)構(gòu),提高了所設(shè)計(jì)的鎖相環(huán)IP核的工藝兼容性,最后將設(shè)計(jì)的版圖轉(zhuǎn)換為能直接用于SoC布局布線的版圖物理模型.文中所使用的模型參數(shù)和物理規(guī)則均按照Chartered 0.25um M

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論