已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、相對于并行總線,串行總線具有結構簡單的優(yōu)點。近年來人們對系統(tǒng)功能和性能的需求不斷增長使得處理器需要的外設越來越多,這時串行總線相比于并行總線結構簡單這一優(yōu)點就逐漸顯現(xiàn)出來了,因此應用范圍也越來越廣泛。 SPI(Serial Peripheral Interface)串行外設接口總線是一種3線同步全雙工串行通信接口總線,在很多新型器件如LCD模塊、FLASH、EEPROM存儲器、數(shù)據(jù)輸入、輸出設備上都采用了SPI接口。但是在很多場
2、合,微控制器或微處理器本身又不具有SPI接口,給數(shù)據(jù)傳輸帶來不便。在FPGA技術發(fā)展迅速的時代,解決這個問題最方便的辦法就是集成一個SPI核到芯片上。 本文的工作就是根據(jù)業(yè)界通用的SPI總線的標準,設計一種可復用的高速SPI總線。設計過程中很多變量都采用參數(shù)形式,具體應用于工程實踐時根據(jù)實際需要更改參數(shù)即可,充分體現(xiàn)了可復用性。 由于SPI本身沒有應答機制,對傳輸時序要求比較嚴格,所以就需要一個穩(wěn)定可靠的同步時鐘。針對這
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于Verilog HDL的SPI可復用IP核的設計與實現(xiàn).pdf
- spi串行總線接口的verilog實現(xiàn)
- 片上總線WISHBONE的Verilog HDL實現(xiàn).pdf
- 基于SPI總線的配置平臺的設計與實現(xiàn).pdf
- 基于Verilog HDL的數(shù)字邏輯虛擬實驗系統(tǒng)的設計與實現(xiàn).pdf
- 基于verilog hdl的電梯控制設計
- 基于FPGA的SPI與ⅡC總線通信系統(tǒng)的設計與實現(xiàn).pdf
- verilog hdl加法計數(shù)器的設計
- 可復用日志構件的設計與實現(xiàn).pdf
- 用verilog hdl設計計數(shù)器
- verilog hdl的數(shù)據(jù)類型
- 課程設計---基于verilog hdl數(shù)字頻率計設計與實現(xiàn)
- 基于verilog hdl的樂曲演奏電路設計
- 基于DCT的靜態(tài)圖像數(shù)字水印的Verilog HDL實現(xiàn).pdf
- 基于Verilog HDL設計CAN控制器.pdf
- 基于AMBA總線的SPI協(xié)議IP核的實現(xiàn)與驗證.pdf
- 基于Wishbone總線的SPI-I2C IP核設計與實現(xiàn).pdf
- 基于verilog hdl數(shù)字系統(tǒng)設計--交通燈
- 畢業(yè)論文基于verilog hdl的電梯控制設計
- 基于Verilog HDL彈性以太環(huán)的研究及設計.pdf
評論
0/150
提交評論