版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、東南大學(xué)碩士學(xué)位論文雙核結(jié)構(gòu)中DSP設(shè)計(jì)及性能研究姓名:左源申請(qǐng)學(xué)位級(jí)別:碩士專業(yè):微電子學(xué)與固體電子學(xué)指導(dǎo)教師:陸生禮20070324東南大學(xué)碩士學(xué)位論文AbstractRapiddevelopmentofVLSItechnologyhasmadetheintegrationofcomplexsystemsintoonesinglechippossibleAtthesaⅡ”timethepresenceofcomplexapplica
2、tionssuchasmultimediasignalsprocessingandnetworkcommunicationapplicationdemandsstrongerdigitalsignalprocessingabilityofSoCTraditionalReducedInstructionSetComputer(glSC)andDigitalSignalProcessormSP)havedisadvantagesrespec
3、tivelyandcannotsatisfynewapplicationsTherefore,thedualcorechipstructurethatintegratestheDSPandRISChasbecomeoneofthehotspotsofintegratedcircuitdesignresearchThepurposeofthisthesisistodesignmembedded16bitfixpointDSPcorebui
4、ldadualcoleSoCchipstructurethatintegratestheDSPandRISCandstudytheperformanceofthedualcoreSoCchipstructureFirstlyallembedded16bitfix—pointDSPmoduleisdesignedTheDSPmoduleusesathree—levelpipelineTheinstructionsetoftheDSPmod
5、uleiscompatiblewithDSP1600coreofLucentTechnologiesIncThee,aMasterSlaveinterfacebetweenDSPcoreandsystembusandamailboxstructurealedevelopedTheperfonnanceofthedualcoreSoCstructureisresearchedthroughsystemsimulationafterthed
6、ualcor弓modelisbuiltTheresearchofperformanceisimportantforthepartitionofsoftwaretaskandtheperformanceoptimizationofSoCsystemTheresultsofsimulationshowthattheDSPcorecompletesG721algorithmandIDCTtransformcotroctlyandobtains
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- MPC8540和DSP雙核硬件系統(tǒng)中DSP端的設(shè)計(jì).pdf
- 雙DSP結(jié)構(gòu)的嵌入式系統(tǒng)設(shè)計(jì)及應(yīng)用.pdf
- 基于雙核DSP的儀器開發(fā)平臺(tái)控制模塊設(shè)計(jì).pdf
- 高性能DSP的IP核設(shè)計(jì)與功能驗(yàn)證.pdf
- 音頻DSP核低功耗研究及后端設(shè)計(jì).pdf
- 基于DSP和FPGA的飛行器雙核控制設(shè)計(jì).pdf
- 基于FPGA和雙DSP結(jié)構(gòu)的視頻處理模塊設(shè)計(jì)及驗(yàn)證.pdf
- 基于通用雙核DSP的視頻編碼技術(shù)的研究與優(yōu)化.pdf
- 核殼型多級(jí)結(jié)構(gòu)的制備及性能研究.pdf
- 嵌入式uClinux和雙核DSP在視頻編碼系統(tǒng)中的應(yīng)用研究.pdf
- 核殼結(jié)構(gòu)復(fù)合材料的制備及性能研究.pdf
- YHFT-Matrix高性能DSP軟核中DMA控制器的設(shè)計(jì)與驗(yàn)證.pdf
- 基于雙核DSP的列車司機(jī)駕駛疲勞檢測(cè)系統(tǒng)研究.pdf
- 核殼及中空結(jié)構(gòu)納米材料的制備、微結(jié)構(gòu)與性能研究.pdf
- 基于雙核DSP和FPGA的電力電子控制平臺(tái)開發(fā).pdf
- 人臉識(shí)別算法在雙核DSP上的實(shí)現(xiàn)與優(yōu)化.pdf
- 高性能浮點(diǎn)DSP中ALU的研究與設(shè)計(jì).pdf
- 新型雙核Fe(Ⅲ)配合物的合成、表征及催化性能研究.pdf
- 高性能雙DSP通用處理板研發(fā).pdf
- 基于嵌入式雙核DSP平臺(tái)的AVS解碼器設(shè)計(jì)和實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論