2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩72頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、在數(shù)字系統(tǒng)測試中,當(dāng)關(guān)心的是多個信號之間的邏輯或時(shí)間關(guān)系時(shí),通用測試儀器由于通道數(shù)較少,已無法滿足測試要求。而邏輯分析儀有效地解決了這個問題。
  邏輯分析儀作為數(shù)據(jù)域測試的主要儀器之一,衡量其性能的指標(biāo)主要有數(shù)據(jù)通道數(shù)、定時(shí)分析最大速率、狀態(tài)分析最大速率、觸發(fā)方式、存儲容量等。
  本文針對邏輯分析儀的國內(nèi)外研究現(xiàn)狀和技術(shù)差距,提出了本課題的研究內(nèi)容。重點(diǎn)討論了邏輯分析儀定時(shí)分析與觸發(fā)識別的方案設(shè)計(jì),并進(jìn)行了電路設(shè)計(jì)。

2、r>  具體工作如下:
  1、提出了邏輯分析儀定時(shí)分析的多種設(shè)計(jì)方案。通過方案比較,決定采用串并轉(zhuǎn)換技術(shù),利用外圍串并轉(zhuǎn)換芯片進(jìn)行數(shù)據(jù)的降速處理,然后送入FPGA進(jìn)行采集處理的方案。針對該方案進(jìn)行了相關(guān)硬件電路的設(shè)計(jì)。
  2、分析了邏輯分析儀的觸發(fā)識別原理,針對高速采樣方案提出了并行觸發(fā)識別的思路,并且設(shè)計(jì)出邊沿、毛刺、碼型與序列觸發(fā)方式的FPGA程序,實(shí)現(xiàn)了高速采樣下的正確觸發(fā)識別與判斷。
  3、對硬件電路進(jìn)行

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論