TD-LTE下行鏈路研究與解業(yè)務映射的多核DSP實現(xiàn).pdf_第1頁
已閱讀1頁,還剩73頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、為了保持3G在十年內的競爭力,3GPP組織在2004年底通過了3G長期演進計劃(簡稱LTE)。LTE旨在提高數(shù)據(jù)傳輸速率,降低系統(tǒng)時延,增大系統(tǒng)容量和覆蓋范圍。目前LTE受到了運營商的廣泛關注,因此對LTE系統(tǒng)的研究具有重要意義。在LTE產品的開發(fā)過程中,縮短開發(fā)時間、降低基帶處理的成本和功耗是業(yè)界關注的熱點。而picochip多核DSP正是一款在性價比、功率性能比和易開發(fā)性方面有很大優(yōu)勢的開發(fā)平臺。
   本文對TD-LTE下

2、行鏈路進行了研究,包括發(fā)送端信號處理過程及接收機的原理和方法。在分析基本理論的基礎上,對解業(yè)務映射進行了深入研究,并對不同的HARQ重傳方案進行了仿真比較,根據(jù)仿真結果得出,冗余遞增HARQ重傳方案優(yōu)于Chase合并HARQ重傳方案,但有較高的復雜度。
   最后,文章重點研究了解業(yè)務映射在picochip多核DSP平臺上的實現(xiàn)。LTE對峰值速率提出了更高的要求,并需要進一步降低時延。因此文章重點考慮了如何在picochip多核

3、DSP平臺上更好的利用其并行處理及設計靈活的特點,滿足LTE高處理速率的要求,并降低處理時延。解業(yè)務映射包括HARQ合并、解速率匹配、信道譯碼、CRC校驗等。HARQ模塊通過設計獨立讀寫SDRAM的機制減少了時延。解速率匹配的設計難點在于如何設計循環(huán)buffer及交織器以節(jié)省資源且達到速率要求,經(jīng)過幾種設計方案的比較,最后采用乒乓處理機制取得了較好的效果。而CRC模塊的設計重點考慮了如何快速進行CRC計算以及如何更高效的同時進行傳輸塊C

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論