版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、信道編碼是光纖通信系統(tǒng)中非常重要的組成部分。Turbo乘積碼(TPC),作為前向糾錯編碼的一種新型糾錯編碼類型,由于有著接近香農(nóng)極限的糾錯能力,是編碼領(lǐng)域近幾年來研究的熱點之一。
到目前為止,對TPc的研究大多是基于軟輸入軟輸出(SISO)進行的。但由于軟判決譯碼存在譯碼復(fù)雜度大,譯碼延時大等缺點,無法滿足高速光通信的需要。相對軟判決譯碼而言,硬判決譯碼具有計算復(fù)雜度低、結(jié)構(gòu)簡單、實現(xiàn)容易、譯碼速度快等優(yōu)點。
2、 本課題以擴展Hamming碼作為TPC的分量碼,針對TPC傳統(tǒng)硬判決譯碼(CHDD)的糾錯性能不理想的問題,提出了兩種基于傳統(tǒng)硬判決譯碼的改進算法。
針對CHDD算法誤比特率較高的問題,根據(jù)CHDD對某些錯誤可以檢測但無法糾正這一特點,提出了一種新的硬判決譯碼算法。該算法在對CHDD算法進行多次迭代的基礎(chǔ)上,通過串接檢錯、估算錯誤總數(shù)、構(gòu)造錯碼候選碼字集、選取最優(yōu)碼字等步驟來來實現(xiàn)。仿真結(jié)果表明,在誤比特率為10-5時,
3、與CHDD算法相比,該算法能夠提高0.9dB的增益,但譯碼復(fù)雜度相對增大。
針對CHDD算法在低信噪比下誤幀率較高的問題,根據(jù)CHDD譯碼過程中先行后列譯碼和先列后行譯碼這兩種不同譯碼次序的輸出碼字有可能不一樣的特點,提出另一種新的硬判決譯碼算法。輸入數(shù)據(jù)先由兩種不同譯碼順序的傳統(tǒng)譯碼方式并行譯碼,然后應(yīng)用選擇器從這兩個譯碼器的輸出值中選出最優(yōu)判決碼字作為最終的輸出結(jié)果。仿真結(jié)果表明,當(dāng)信噪比在1dB~4dB時,與CHDD
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- TPC編譯碼的技術(shù)研究及其FPGA實現(xiàn).pdf
- Turbo碼譯碼算法研究及其FPGA實現(xiàn).pdf
- 基于BCH碼改進查找表譯碼算法的TPC編譯碼技術(shù)研究.pdf
- RS碼軟判決譯碼算法研究及其SOPC技術(shù)實現(xiàn).pdf
- RS碼軟判決譯碼算法研究及改進.pdf
- 極化碼編譯碼算法研究及譯碼算法FPGA實現(xiàn).pdf
- 極化碼性能研究及其SCL譯碼算法的FPGA實現(xiàn).pdf
- 卷積碼編譯碼算法研究及其FPGA實現(xiàn).pdf
- 低復(fù)雜度的TPC譯碼算法研究.pdf
- Turbo乘積碼編譯碼算法研究及其FPGA實現(xiàn).pdf
- Turbo碼編碼-譯碼算法及其FPGA實現(xiàn)方法的研究.pdf
- 滑窗法Turbo碼譯碼算法研究及其FPGA實現(xiàn).pdf
- 粒子濾波算法的改進及其FPGA實現(xiàn).pdf
- 自適應(yīng)多邊類型LDPC碼譯碼算法研究及其FPGA實現(xiàn).pdf
- PCGC編譯碼算法的研究及FPGA實現(xiàn).pdf
- 改進的Turbo碼算法及其FPGA實現(xiàn)過程的研究.pdf
- LDPC碼譯碼算法研究和FPGA實現(xiàn).pdf
- 高速Turbo乘積碼編譯碼算法及其FPGA實現(xiàn).pdf
- 數(shù)字電視系統(tǒng)中改進算法的RS編譯碼器設(shè)計及其FPGA實現(xiàn).pdf
- LDPC碼譯碼算法的FPGA設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論