基于FPGA的Turbo碼硬件設(shè)計及性能分析.pdf_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著通信技術(shù)的高速發(fā)展以及軍事與民用兩方面對傳輸信息的更高要求,當(dāng)今的糾錯碼技術(shù)已經(jīng)不能僅僅在理論上探討問題,必須進(jìn)一步的提升到實際應(yīng)用當(dāng)中去,并且已經(jīng)成為大部分通信系統(tǒng)中不可或缺的一項關(guān)鍵技術(shù)。 本文介紹了Turbo碼編碼系統(tǒng)的結(jié)構(gòu),針對Furbo碼的特點,重點研究了系統(tǒng)遞歸卷積碼(RSC)和交織器的特點及二者在Turbo碼中的作用。接著對譯碼系統(tǒng)的結(jié)構(gòu)也進(jìn)行了介紹,重點在迭代譯碼中進(jìn)行了研究,并提出了利用外部信息和交叉熵聯(lián)合

2、作為迭代停止準(zhǔn)則的新算法,通過仿真達(dá)到了預(yù)期效果。 針對實際應(yīng)用環(huán)境對整個編譯碼系統(tǒng)以及信道進(jìn)行了軟件的模型搭建和軟件仿真,在仿真中根據(jù)實際通信要求做了具體的參數(shù)設(shè)定,得出了仿真結(jié)果,并對仿真結(jié)果進(jìn)行了進(jìn)一步的分析和不同參數(shù)的性能比較。在軟件仿真的基礎(chǔ)上,我們以FPGA做為核心芯片設(shè)計出Turbo碼譯碼系統(tǒng)的硬件實現(xiàn)電路,由于Turbo碼譯碼時需要大量的存儲空間作為迭代的中間信息,我們提出利用外部存儲器作為暫存迭代信息的介質(zhì),這

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論