版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、近些年來(lái),Turbo碼由于其優(yōu)異的性能已經(jīng)被廣泛采用;同時(shí),在多址接入中繼信道中,將分集技術(shù)和網(wǎng)絡(luò)編碼技術(shù)進(jìn)行結(jié)合能夠有效提升系統(tǒng)吞吐量。因此,在協(xié)作通信系統(tǒng)中應(yīng)用Turbo編碼和網(wǎng)絡(luò)編碼技術(shù),不僅可以提供可靠的傳輸,還可以提升網(wǎng)絡(luò)轉(zhuǎn)發(fā)效率,提升系統(tǒng)吞吐量。
本文對(duì)基于Turbo碼的聯(lián)合網(wǎng)絡(luò)-信道編碼協(xié)作通信系統(tǒng)進(jìn)行了深入的理論研究,并通過(guò)FPGA實(shí)現(xiàn)了該系統(tǒng)。
概述了信道編碼理論和中繼傳輸技術(shù),繼而討論了Turbo
2、碼在協(xié)作通信系統(tǒng)中的應(yīng)用,針對(duì)多址接入中繼信道給出了基于Turbo碼的聯(lián)合網(wǎng)絡(luò)-信道編碼傳輸方案,在該方案中,中繼對(duì)兩個(gè)移動(dòng)臺(tái)原始信息的估計(jì)值進(jìn)行聯(lián)合網(wǎng)絡(luò)-信道編碼并轉(zhuǎn)發(fā)到基站,基站通過(guò)物理層和網(wǎng)絡(luò)層的迭代譯碼進(jìn)一步改善系統(tǒng)譯碼性能。
給出了一種適用于硬件實(shí)現(xiàn)的Turbo譯碼算法。該算法引入了高基Trellis圖的概念,并結(jié)合以面積換速率的設(shè)計(jì)思想,改變了ACS電路結(jié)構(gòu),在不影響譯碼器糾錯(cuò)能力的前提下,縮短了關(guān)鍵路徑,最終提升
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的高速Turbo乘積碼技術(shù)及其實(shí)現(xiàn).pdf
- 基于Turbo碼的協(xié)作中繼通信技術(shù)研究.pdf
- Turbo碼及RS-Turbo級(jí)聯(lián)碼的FPGA實(shí)現(xiàn).pdf
- 高速Turbo乘積碼編譯碼算法及其FPGA實(shí)現(xiàn).pdf
- turbo碼及rsturbo級(jí)聯(lián)碼的fpga實(shí)現(xiàn)
- 網(wǎng)絡(luò)Turbo碼的FPGA實(shí)現(xiàn)方案.pdf
- 基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn).pdf
- Turbo碼的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 協(xié)作通信系統(tǒng)中Turbo碼與網(wǎng)絡(luò)編碼的聯(lián)合設(shè)計(jì).pdf
- Turbo碼編-譯碼系統(tǒng)設(shè)計(jì)及其FPGA實(shí)現(xiàn).pdf
- 高速Turbo碼編解碼器的研究與FPGA實(shí)現(xiàn).pdf
- 基于以太網(wǎng)接口的Turbo碼編譯碼系統(tǒng)FPGA實(shí)現(xiàn).pdf
- Turbo乘積碼譯碼的FPGA實(shí)現(xiàn)研究.pdf
- 基于LTE系統(tǒng)Turbo碼編譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于LTE的Turbo碼技術(shù)研究及其FPGA實(shí)現(xiàn).pdf
- 基于FPGA的多路碼分復(fù)用通信系統(tǒng)實(shí)現(xiàn).pdf
- Turbo碼譯碼算法研究及其FPGA實(shí)現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器的硬件實(shí)現(xiàn).pdf
- Turbo碼在LTE系統(tǒng)中的應(yīng)用及FPGA實(shí)現(xiàn).pdf
- 基于FPGA的高速并行Turbo碼譯碼器的研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論