

已閱讀1頁(yè),還剩59頁(yè)未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文對(duì)兩種高速低幅差分信號(hào)的驅(qū)動(dòng)和接收電路及傳輸?shù)南到y(tǒng)和測(cè)試技術(shù)進(jìn)行了研究,提出了一些獨(dú)特的觀點(diǎn)。文章設(shè)計(jì)了在下一代PC的CPU參考時(shí)鐘和PCIExpress參考時(shí)鐘中的應(yīng)用的CML電路。此應(yīng)用提出了一些特殊的要求,如上升沿和下降沿的匹配等,文章針對(duì)這些特殊的要求提出了相應(yīng)的設(shè)計(jì)方案。文章對(duì)接收器用遲滯比較器實(shí)現(xiàn),對(duì)傳輸線的反射和示波器、探頭對(duì)波形的影響做了仔細(xì)的探討。文章用自頂向下的設(shè)計(jì)方法,先從其系統(tǒng)負(fù)載開(kāi)始,簡(jiǎn)化成理想的DC和AC
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的高速以太網(wǎng)接口設(shè)計(jì)和實(shí)現(xiàn).pdf
- 高速通信接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速串行RapidIO接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 交換機(jī)高速接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速傳輸接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 醫(yī)學(xué)超聲數(shù)據(jù)高速傳輸接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速1553B總線接口的設(shè)計(jì)及實(shí)現(xiàn).pdf
- 高速Infiniband接口研究與實(shí)現(xiàn).pdf
- 光分組交換網(wǎng)絡(luò)邊緣節(jié)點(diǎn)高速數(shù)據(jù)接口設(shè)計(jì)和實(shí)現(xiàn).pdf
- 面向空間應(yīng)用的高速可靠傳輸接口設(shè)計(jì)與實(shí)現(xiàn).pdf
- 以太網(wǎng)接口和MODEM接口通信擴(kuò)展板的設(shè)計(jì)和實(shí)現(xiàn).pdf
- 高速總線的數(shù)據(jù)接口設(shè)計(jì).pdf
- 基于SATA接口高速電子存儲(chǔ)陣列的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 10G-NP芯片高速接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- MIPI高速數(shù)據(jù)接口的研究與實(shí)現(xiàn).pdf
- 基于FPGA的高速網(wǎng)絡(luò)接口邏輯實(shí)現(xiàn).pdf
- 基于FPGA的高速PCIe光纖接口卡設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種高速存儲(chǔ)陣列控制接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 通用高速信號(hào)處理平臺(tái)設(shè)計(jì)及接口實(shí)現(xiàn).pdf
- 高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)和CPCI接口研究.pdf
評(píng)論
0/150
提交評(píng)論