版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著科學技術的飛速發(fā)展,計算機網(wǎng)絡、電信網(wǎng)絡和有線電視網(wǎng)絡正在逐步融合,三網(wǎng)合一是必然趨勢,CTI(Computer Telephony Integration)就是典型例證.信息傳輸需要在同步環(huán)境下進行,碼速調整技術和幀調整技術是創(chuàng)造同步環(huán)境經(jīng)常采用的兩種技術.在干線(群)傳輸中采用碼速調整技術來創(chuàng)造同步環(huán)境是目前國際公認的比較好的方法.碼速調整技術只能跟蹤漂移,但是它不能消除碼流原有的漂移,甚至還給參與復接/分接的碼流引入新的漂移.
2、在數(shù)字交換網(wǎng)中,通常的信道交換是以話路為單位.來自四面八方的各種群碼流分成話路進行交換,然后再復接成新的群流向四面八方,不能再允許各個數(shù)字流帶有不同的漂移.所以,實現(xiàn)交換復接的前提是消除各話路數(shù)字流的漂移;與該地時鐘建立同步;并于該地幀定位信號建立確定的相位關系.這時,碼速調整技術不再適用,由幀調整技術取而代之.幀調整器通常設置在群傳輸線路與數(shù)字交換機之間,即設置在交換網(wǎng)絡的各個網(wǎng)絡節(jié)點的入口處.只要節(jié)點之間群傳輸存在漂移,那么就需要這
3、種幀調整器.幀調整器用該地時鐘替代輸入碼流時鐘以實現(xiàn)比特同步;以滑動方式消除輸入碼流的抖動和漂移;利用幀延時調整把所有方向的輸入碼流與該地時序實現(xiàn)幀同步;除了成幀的滑動以外,不再丟失傳輸信息.該文提出的El/CT-BUS幀調整器芯片的FPGA(Field Programmable Gate Array)設計方案內既包括了完整的E1幀調整器,而且還有E1/CT-BUS復接功能,同時提供E1時鐘提取和平滑.對于時鐘部分作少許修改便可以用于S
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- AVS幀間預測技術的FPGA實現(xiàn).pdf
- E1-T1成幀器的設計與實現(xiàn).pdf
- 基于FPGA技術的HDLC幀收發(fā)器的設計與實現(xiàn).pdf
- 幀間預測編碼的FPGA設計與實現(xiàn).pdf
- 基于FPGA的PCI-E1接口設計與實現(xiàn).pdf
- 利用FPGA設計和實現(xiàn)點對點EoS的成幀.pdf
- 基于FPGA的E1誤碼測試技術研究.pdf
- 光OFDM幀內信號的時域調整技術.pdf
- 基于CCSDS標準的幀同步算法研究及其FPGA實現(xiàn).pdf
- B3G關鍵技術的FPGA設計與實現(xiàn)——OFDM調制、組幀.pdf
- 基于FPGA的E1-E2準同步數(shù)字復接技術的研究.pdf
- h.264幀內,幀間預測與變換模塊的研究及fpga實現(xiàn)
- 基于FPGA的多E1反向復用芯片的設計及實現(xiàn).pdf
- 基于FPGA的AVS幀內預測實現(xiàn)及碼率控制研究.pdf
- 基于FPGA的Ethernet over E1接口芯片的設計與實現(xiàn).pdf
- OFDM系統(tǒng)接收機定時幀同步算法的FPGA實現(xiàn).pdf
- 基于FPGA的多路E1反向復用傳輸芯片的設計與實現(xiàn).pdf
- 基于FPGA的全幀轉移CCD圖像采集系統(tǒng)的設計與實現(xiàn).pdf
- NCUC-Bus現(xiàn)場總線技術研究及實現(xiàn).pdf
- 幀頻提升算法中運動矢量調整FPGA實現(xiàn).pdf
評論
0/150
提交評論