

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著電子計算機的廣泛應(yīng)用,以及信息論、數(shù)字信號處理等新興科學的發(fā)展成熟,人們越來越多的需要將模擬信號向數(shù)字信號進行轉(zhuǎn)化,因而模數(shù)轉(zhuǎn)換(ADC)也就成為現(xiàn)代信號處理系統(tǒng)中非常重要的模塊,它是現(xiàn)實世界中模擬信號向數(shù)字信號轉(zhuǎn)換的橋梁,應(yīng)用十分廣泛.針對不同的應(yīng)用領(lǐng)域特點,模數(shù)轉(zhuǎn)換器可能會采用不同結(jié)構(gòu).隨著信號處理技術(shù)的飛速發(fā)展和模數(shù)轉(zhuǎn)換器應(yīng)用領(lǐng)域的不斷擴大,人們對模數(shù)轉(zhuǎn)換器的速度、分辨率、功耗、信噪比、動態(tài)范圍等性能提出了更高的要求.
2、 本文對各種結(jié)構(gòu)模數(shù)轉(zhuǎn)換器(ADC)的性能進行了分析和比較,選擇了折中性能比較好的逐次逼近寄存器結(jié)構(gòu)的模數(shù)轉(zhuǎn)換器(SAR ADC)作為研究重點.SARADC是采樣速率低于5Msps的中等分辨率應(yīng)用的常見結(jié)構(gòu).SAR ADC的分辨率一般為8位至16位,具有低功耗、小尺寸等特點.這些特點使其具有很寬的應(yīng)用范圍,例如便攜/電池供電儀表、筆輸入量化器、工業(yè)控制和數(shù)據(jù)/信號采集器等.在本設(shè)計中,采用0.6μm CMOS工藝,單電源電壓為2.5V,
3、設(shè)計了10位逐次逼近寄存器型模擬數(shù)字轉(zhuǎn)換器.在設(shè)計的過程中采用了一些技術(shù),保證電路處理模擬信號的速度和精度.采樣保持電路中采用了虛擬開關(guān)技術(shù),減小了開關(guān)電荷注入而引入的非理想性特性;采用了差分跨導(dǎo)運算放大器,這個放大器采用了米勒補償?shù)恼{(diào)零電阻,具有很好的增益和帶寬;電壓比較器采用的是開關(guān)前置放大器加再生比較器的結(jié)構(gòu),具有較小的回饋噪聲且能用于低電源電壓的電路中而不降低增益和帶寬.寄存器及數(shù)字控制邏輯完全采用的是D觸發(fā)器來存儲和控制,簡化
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于180nm CMOS工藝的SAR ADC優(yōu)化設(shè)計研究.pdf
- 基于65nm CMOS工藝高速低功耗SAR ADC的研究與設(shè)計.pdf
- 基于SAR ADC的CMOS溫度傳感器的設(shè)計.pdf
- 用于可穿戴醫(yī)療設(shè)備的10位SAR ADC的設(shè)計.pdf
- 基于CMOS工藝10位模數(shù)轉(zhuǎn)換電路的設(shè)計.pdf
- 10位高速CMOS流水線型ADC設(shè)計.pdf
- 嵌入式多通路10位SAR ADC設(shè)計.pdf
- 基于CMOS 12位流水線ADC的設(shè)計.pdf
- 基于CMOS 18位的Σ-ΔADC調(diào)制器的設(shè)計與仿真.pdf
- 8位1GSPS SAR ADC的研究與設(shè)計.pdf
- 10位CMOS流水線型ADC中的低功耗設(shè)計.pdf
- 8位低壓低功耗10KSPS SAR ADC設(shè)計研究.pdf
- 基于65nm CMOS的10位低功耗逐次逼近ADC.pdf
- 帶冗余位的14位20MSPS SAR ADC設(shè)計研究.pdf
- 一種16位SAR ADC的設(shè)計.pdf
- 12位帶數(shù)字校準的SAR ADC設(shè)計與實現(xiàn).pdf
- 一種帶數(shù)字校準電路的10位SAR-ADC設(shè)計.pdf
- 用于單片集成傳感器的低功耗10位SAR ADC的設(shè)計.pdf
- 納米級工藝下十位高速SAR ADC的研究與實現(xiàn).pdf
- 面向WSN節(jié)點的12位SAR ADC的研究.pdf
評論
0/150
提交評論