版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、為了迎接集成電路設(shè)計業(yè)所面臨的各種挑戰(zhàn),新一代SoC 設(shè)計方法學(xué)應(yīng)運(yùn)而生。它的中心思想是,將集成電路設(shè)計從以硬連線邏輯為中心的模式轉(zhuǎn)移到以處理器為中心的模式上來:通過廣泛地使用可配置處理器,賦予SoC 高度的靈活性,使之貫穿整個設(shè)計驗(yàn)證流程甚至上市后的維護(hù)階段,從而極大地提高集成電路的開發(fā)效率。在該設(shè)計方法學(xué)的框架中,用作SoC 基本組成單位的可配置處理器無疑是最為關(guān)鍵的技術(shù)。本文在這一點(diǎn)上進(jìn)行了探索性的研究:提出并實(shí)現(xiàn)了滿足可配置、可
2、擴(kuò)展和接口靈活性要求的處理器架構(gòu),包括便于擴(kuò)展、高度集成的基準(zhǔn)架構(gòu)和以音頻專用處理為應(yīng)用目標(biāo)的擴(kuò)展架構(gòu)。實(shí)驗(yàn)結(jié)果表明,本文所提出的架構(gòu)在性能、成本上與目前主流的解決方案相比具有比較明顯的優(yōu)勢:所提出的基準(zhǔn)架構(gòu)運(yùn)用了改進(jìn)的指令字段分配策略,從而達(dá)到性能、復(fù)雜度與靈活性的平衡。其可綜合軟核與同類IP 相比,具有良好的時序特性和可觀的面積優(yōu)勢(在Virtex IV FPGA 上最高頻率超過120MHz,最小面積866 個LUT)。所提出的音頻
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于TTA的可配置處理器研究與設(shè)計.pdf
- 可配置可擴(kuò)展媒體處理器設(shè)計.pdf
- 新一代移動安全存儲控制SoC芯片設(shè)計.pdf
- 基于TTA技術(shù)的多功能可配置DSP處理器設(shè)計.pdf
- 面向圖像處理的可配置處理器設(shè)計與實(shí)現(xiàn).pdf
- 可配置可擴(kuò)展處理器編譯器設(shè)計.pdf
- 新一代混合云助力新一代企業(yè)
- 可配置EDGE處理器執(zhí)行單元的分析與設(shè)計.pdf
- 基于可配置處理器技術(shù)的音頻數(shù)據(jù)處理子系統(tǒng)的設(shè)計.pdf
- 面向AES加密的可配置處理器設(shè)計及實(shí)現(xiàn).pdf
- 基于新一代GPS的形狀公差規(guī)范設(shè)計方法研究.pdf
- 可配置FFT-IFFT處理器的設(shè)計及其FPGA構(gòu)造.pdf
- SOC設(shè)計方法學(xué)與低功耗設(shè)計技術(shù)研究.pdf
- 基于新一代GPS表面形貌評定方法的研究.pdf
- 基于可配置處理器的異構(gòu)多核線程級動態(tài)調(diào)度模型.pdf
- 可配置32bit定點(diǎn)FFT處理器芯片設(shè)計.pdf
- 可配置嵌入式處理器仿真器的設(shè)計與實(shí)現(xiàn).pdf
- 基于新一代GPS框架的公差設(shè)計理論與方法研究.pdf
- 基于新一代GPS的功能公差設(shè)計理論與方法研究.pdf
評論
0/150
提交評論