一個用于TFT-LCD時序控制的鎖相環(huán)時鐘倍頻器的設計.pdf_第1頁
已閱讀1頁,還剩82頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、本文設計了一個用于TFT-LCD時序控制的鎖相環(huán)時鐘倍頻器。作為TFT-LCD時序控制器(Timing Controller)設計項目中的一個IP主要為TFT-LCD時序控制器中低壓差分信號(LVDS)接口提供3.5倍頻的時鐘信號。本鎖相環(huán)采用電荷泵鎖相環(huán)結(jié)構(gòu),其輸出信號占空比為50%,輸出頻率范圍為87.5~315MHz,適用于輸入頻率25~90MHz各種TFT-LCD時序控制的要求。設計采用了“自項向下”的設計方法。 1.從

2、鎖相技術(shù)基本理論出發(fā),利用鎖相環(huán)數(shù)學模型,推導了鎖相環(huán)二階線性模型的暫態(tài)響應;并對鎖相環(huán)三階系統(tǒng)的穩(wěn)定性做出了詳細分析與驗證;同時對鎖相環(huán)環(huán)路噪聲進行了分析,對于環(huán)形壓控振蕩器的相位噪聲模型進行了研究,推導了幾種振蕩器噪聲模型,在此基礎(chǔ)上提出了對電路設計有指導意義的約束條件。 2.依據(jù)設計指標確定了系統(tǒng)結(jié)構(gòu)和環(huán)路參數(shù)。利用數(shù)學工具Matlab和VerilogA語言,分別設計了鎖相環(huán)系統(tǒng)的數(shù)學模型和行為級模型;并對環(huán)路參數(shù)進行了優(yōu)

3、化。 3.在此基礎(chǔ)上,對鎖相環(huán)各模塊進行了詳細的晶體管級電路設計和仿真,包括鑒頻鑒相器、電荷泵、分頻器、壓控振蕩器和電流基準源;對模塊組成的系統(tǒng)進行了整體仿真,從仿真結(jié)果可以看出,各個模塊以及整體鎖相環(huán)電路的設計都達到了設計指標;整個設計是在特許Chartered 0.35μm 3.3V 2P4MCMOS工藝下設計完成。 4.完成了版圖的繪制與驗證工作。 本文的研究成果對鎖相環(huán)電路中的系統(tǒng)級設計與各個模塊級設計,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論