

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著多媒體技術(shù)的發(fā)展,人們對(duì)外設(shè)產(chǎn)品的要求越來(lái)越高。在處理器速度越來(lái)越快,外設(shè)存儲(chǔ)越來(lái)越大的情況下,人們對(duì)計(jì)算機(jī)總線性能提出了更高要求。PCI局部總線由于其速度快、可靠性高、成本低、兼容性好等特點(diǎn),在各種計(jì)算機(jī)總線標(biāo)準(zhǔn)中占主導(dǎo)地位,而采用基于PCI標(biāo)準(zhǔn)的接口設(shè)計(jì)相應(yīng)的成為相關(guān)項(xiàng)目開(kāi)發(fā)中的優(yōu)先選擇。同時(shí)在SOC芯片設(shè)計(jì)中采用IP(Intellectual Property)技術(shù)是必然趨勢(shì)。
論文著重研究了SOC芯片中ARM處
2、理器和PC機(jī)主設(shè)備之間的通信問(wèn)題。參與評(píng)估了幾種可行的設(shè)計(jì)方法,最終選擇一種適合當(dāng)前項(xiàng)目應(yīng)用的方案。該方案使用PCI標(biāo)準(zhǔn)接口掛載DPRAM存儲(chǔ)器的設(shè)計(jì)方法實(shí)現(xiàn)了PC機(jī)與SOC芯片上的數(shù)據(jù)傳輸,取代了傳統(tǒng)方案中PCI總線和AHB總線間傳輸使用AHB/PCI橋接器的設(shè)計(jì)方法,大大簡(jiǎn)化了設(shè)計(jì)的復(fù)雜程度,同時(shí)具有實(shí)時(shí)性好、高速穩(wěn)定、占用邏輯資源少、可移植性強(qiáng)、擴(kuò)展性強(qiáng)的優(yōu)點(diǎn)。
此外,在Linux系統(tǒng)下搭建了驗(yàn)證平臺(tái),編寫詳細(xì)測(cè)試用
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的PCI總線接口橋接邏輯設(shè)計(jì).pdf
- MDIO接口邏輯設(shè)計(jì)及其FPGA驗(yàn)證.pdf
- 基于CORBA的智能網(wǎng)業(yè)務(wù)邏輯設(shè)計(jì)和業(yè)務(wù)驗(yàn)證的研究.pdf
- 基于OTN的8bit GFPT協(xié)議的邏輯設(shè)計(jì)和驗(yàn)證.pdf
- 基于RapidIO系統(tǒng)互連協(xié)議的邏輯設(shè)計(jì)與驗(yàn)證.pdf
- PCI Express接口設(shè)計(jì)與驗(yàn)證.pdf
- 基于PLB的PCI接口IP核驗(yàn)證.pdf
- 基于PCI協(xié)議的芯片接口功能驗(yàn)證.pdf
- 基于libero的數(shù)字邏輯設(shè)計(jì)仿真及驗(yàn)證實(shí)驗(yàn)
- 基于ActelFPGA的1394總線控制節(jié)點(diǎn)邏輯設(shè)計(jì)與驗(yàn)證.pdf
- FMC系列采集模塊及接口邏輯設(shè)計(jì).pdf
- USB主機(jī)控制芯片的邏輯設(shè)計(jì)與驗(yàn)證.pdf
- 基于PCI總線接口芯片的驗(yàn)證與測(cè)試.pdf
- 基于MPEG-4的運(yùn)動(dòng)估計(jì)算法的邏輯設(shè)計(jì)及驗(yàn)證.pdf
- 面向嵌入式超聲檢測(cè)設(shè)備的接口邏輯設(shè)計(jì).pdf
- 基于FPGA的PCI接口設(shè)計(jì).pdf
- usb2.0phyip驗(yàn)證系統(tǒng)邏輯設(shè)計(jì)與實(shí)現(xiàn)
- 邏輯設(shè)計(jì)基礎(chǔ)
- 基于FPGA的PCI接口的設(shè)計(jì).pdf
- 基于FPGA嵌入式硬核的PCI Express總線接口設(shè)計(jì)與驗(yàn)證.pdf
評(píng)論
0/150
提交評(píng)論