

已閱讀1頁,還剩78頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、MIPS是世界上很流行的一種RISC處理器,它采用精簡指令系統(tǒng)來設(shè)計芯片。和英特爾采用的復(fù)雜指令系統(tǒng)相比,RISC具有設(shè)計更簡單、設(shè)計周期更短等優(yōu)點,并可以應(yīng)用更多先進的技術(shù),開發(fā)更快的下一代處理器。
MIPS處理器在嵌入式領(lǐng)域得到了廣泛的應(yīng)用,因此設(shè)計更加高效的MIPS處理器有著重要的實用價值和經(jīng)濟意義。本文以MIPS處理器作為研究對象,以提高處理器的性能為目標(biāo),主要實現(xiàn)了具有六級流水線的64位MIPS處理器。具體工作包含以
2、下方面:
第一,研究了MIPS64指令集與MIPS32指令集的兼容性問題。分析了傳統(tǒng)的五級流水線處理器的時序瓶頸,提出六級流水線處理器的設(shè)計思路。對六級流水線處理器中的數(shù)據(jù)沖突和控制沖突的問題進行簡要描述,并給出解決方案,最終基于MIPS64指令集的子集實現(xiàn)一個完整的六級流水線的MIPS處理器。
第二,在Modelsim中使用設(shè)計好的指令序列對處理器進行功能仿真。采用Quartus II對處理器設(shè)計進行邏輯綜合。處理
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于MIPS64指令子集的RISC處理器的設(shè)計與實現(xiàn).pdf
- 基于MIPS指令集的RISC微處理器控制模塊的設(shè)計與實現(xiàn).pdf
- 基于MIPS指令集的RISC微處理器數(shù)據(jù)通路的設(shè)計與實現(xiàn).pdf
- 基于ARMv4指令集的微處理器設(shè)計.pdf
- 一種兼容MIPS32指令集的32位軟核處理器設(shè)計.pdf
- RISC處理器指令Cache設(shè)計及其優(yōu)化.pdf
- 簡指令微處理器(RISC)的全流程設(shè)計.pdf
- 基于ARMv4指令集的32位RISC微控制器的設(shè)計與實現(xiàn).pdf
- 基于mips多周期微處理器的設(shè)計與實現(xiàn)
- RISC處理器中IMMU的設(shè)計與實現(xiàn).pdf
- 一種RISC處理器指令集模擬器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的32位RISC處理器設(shè)計與實現(xiàn).pdf
- 64位MIPS微處理器的模塊設(shè)計和FPGA驗證.pdf
- 32位RISC微處理器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的32位RISC微處理器的設(shè)計與實現(xiàn).pdf
- 64位RISC處理器的結(jié)構(gòu)設(shè)計及仿真.pdf
- 基于RISC的微處理器研究與設(shè)計.pdf
- 基于RISC體系結(jié)構(gòu)的處理器設(shè)計與RTL級實現(xiàn).pdf
- 基于RISC處理器的低功耗設(shè)計與研究.pdf
- 64位RISC微處理器的低功耗設(shè)計和后端設(shè)計.pdf
評論
0/150
提交評論