版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、隨著工藝水平的發(fā)展,集成電路設計向著速度更快,面積更小的方向穩(wěn)步發(fā)展著。處理器作為集成電路設計產(chǎn)品的代表,更是需要體現(xiàn)出這種發(fā)展趨勢。為了使整體性能有較好的表現(xiàn),各方面的優(yōu)化在處理器的各組成部件的設計中都應有所體現(xiàn)。
乘法器是處理器中的一個重要組成部分。在多媒體應用、圖像處理等領域中,大量的循環(huán)乘法運算使得乘法器的作用尤為突出,其對處理器的整體性能也起到了至關重要的影響。本文就是要針對速度和面積方面的性能提高提出三種不同位數(shù)的
2、乘法器:16×16乘法器、32×16乘法器和32×32乘法器的設計及具體實施方案。
首先,文章簡要的介紹了乘法器的原理,并進一步對基為4的改進Booth算法給出了詳細的推導,就有符號和無符號兩種情況分別說明,產(chǎn)生的部分積數(shù)目較傳統(tǒng)的Booth算法減半,為后續(xù)的設計減小了壓力。
然后,本文提出了乘法器的核心部分——部分積壓縮器的樹狀結構,在應用并行計算的同時考慮到了時間延遲上的平衡性,有效地提高了乘法器的計算速度。在確
3、保速度的前提下,文章通過三種獨立的方法減少部分積壓縮器中的加法器數(shù)目,從而對面積進行了優(yōu)化。在此之后,利用分段的超前進位加法器實現(xiàn)乘法器中最后的加法運算,完成乘法器的設計。而后對三個乘法器的整體進行功能驗證,證實了其功能的正確性。
在乘法器的實現(xiàn)上,采用smic0.18微米工藝標準單元搭建,其后應用synopsys公司的DC工具進一步優(yōu)化,得到綜合結果。通過后仿真測試。
最后,文章對三個乘法器完成同一任務:32×32
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于fpga的乘法器設計
- 基于fpga的乘法器和除法器
- 直接補碼陣列乘法器的設計原理
- 原碼一位乘法器設計
- 一種高性能乘法器的設計與研究——43位浮點乘法器的設計與研究.pdf
- 模擬乘法器概述
- 8位乘法器畢業(yè)設計
- fpga乘法器畢業(yè)設計開題報告
- 余數(shù)系統(tǒng)模加法器與模乘法器設計.pdf
- 習題四位乘法器的設計
- 16位可重構乘法器設計.pdf
- 有限域乘法器的設計實現(xiàn)與優(yōu)化.pdf
- 模擬乘法器及其應用
- 素域上乘法器的FPGA設計與實現(xiàn).pdf
- 乘法器與調制器.pdf
- 浮點32位并行乘法器設計與研究.pdf
- 乘法器課程設計--基于vhdl的數(shù)字系統(tǒng)設計
- protel課程設計--模擬乘法器調幅電路
- 應用移位相加原理設計8位乘法器
- 基于PowerPC體系結構的乘法器設計與驗證.pdf
評論
0/150
提交評論