已閱讀1頁,還剩9頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、玉林師范學(xué)院本科生課程設(shè)計論文基于10位的移位相加乘法器的設(shè)計院系電子與通信工程學(xué)院專業(yè)通信工程學(xué)生班級通信111班姓名學(xué)號201108402132指導(dǎo)教師單位電子與通信工程學(xué)院指導(dǎo)教師姓名陳宇寧2014年6月22日shiftA模塊源代碼:moduleshiftA(RLECLKQ)input[9:0]RinputLECLKoutputreg[19:0]QintegerKwire[19:0]R20assignR20=101b0Ralway
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 應(yīng)用移位相加原理設(shè)計8位乘法器
- 應(yīng)用移位相加原理設(shè)計8位乘法器
- 移位相加8位硬件乘法器電路設(shè)計
- 移位相加8位硬件乘法器電路設(shè)計66947
- 16×16位移位相加乘法器設(shè)計畢業(yè)論文
- 原碼一位乘法器設(shè)計
- 8位乘法器畢業(yè)設(shè)計
- 習(xí)題四位乘法器的設(shè)計
- 16位可重構(gòu)乘法器設(shè)計.pdf
- 基于fpga的乘法器和除法器
- 一種高性能乘法器的設(shè)計與研究——43位浮點乘法器的設(shè)計與研究.pdf
- 浮點32位并行乘法器設(shè)計與研究.pdf
- 快速乘法器的設(shè)計.pdf
- 模擬乘法器概述
- 基于fpga的乘法器設(shè)計
- 32位高速浮點乘法器設(shè)計技術(shù)研究.pdf
- 模擬乘法器及其應(yīng)用
- 直接補碼陣列乘法器的設(shè)計原理
- 32位高速高性能浮點陣列乘法器的設(shè)計.pdf
- 高速模擬乘法器及高速FPGA邏輯的仿真研究.pdf
評論
0/150
提交評論