版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著電子技術(shù)和集成電路技術(shù)的飛速發(fā)展,數(shù)字信號處理已經(jīng)廣泛地應(yīng)用于通信、信號處理、生物醫(yī)學(xué)以及自動控制等領(lǐng)域中。離散傅立葉變換(DFT)及其快速算法FFT作為數(shù)字信號處理中的基本變換,有著廣泛的應(yīng)用。特別是近年來,基于FFT的ODFM技術(shù)的興起,進(jìn)一步推動了對高速FFT處理器的研究。 FFT 算法從出現(xiàn)到現(xiàn)在已有四十多年代歷史,算法理論已經(jīng)趨于成熟,但是其具體實現(xiàn)方法卻值得研究。面向高速、大容量數(shù)據(jù)流的FFT實時處理,可以通過數(shù)
2、據(jù)并行處理或者采用多級流水線結(jié)構(gòu)來實現(xiàn)。特別是流水線結(jié)構(gòu)使得FFT處理器在進(jìn)行不同點數(shù)的FFT計算時可以通過對模塊級數(shù)的控制很容易的實現(xiàn)。 本文在分析和比較了各種FFT算法后,選擇了基2和基4混合頻域抽取算法作為FFr處理器的實現(xiàn)算法,并提出了一種高速、處理點數(shù)可變的流水線結(jié)構(gòu)FFT處理器的實現(xiàn)方法。利用這種方法實現(xiàn)的FFT處理器成功的應(yīng)用到DAB接收機中,RTL級仿真結(jié)果表明FFT輸出結(jié)果與C模型輸出一致,在FPGA環(huán)境下仿真
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA與流水線CORDIC算法的FFT處理器的實現(xiàn).pdf
- 基于FPGA的可變點FFT處理器的設(shè)計與實現(xiàn).pdf
- 基于FPGA的1024點流水線結(jié)構(gòu)FFT算法的研究與實現(xiàn).pdf
- 基于FPGA的1024點流水線工作方式的FFT實現(xiàn).pdf
- 基于FPGA和DAB的可變點FFT處理器研究.pdf
- 1024點浮點流水線型FFT IP核設(shè)計.pdf
- FFT處理器的FPGA設(shè)計.pdf
- 基于FPGA的FFT處理器的實現(xiàn).pdf
- 基于FPGA流水線CPU的設(shè)計與實現(xiàn).pdf
- 基于IP包處理的多線程流水線處理器ASIC設(shè)計與實現(xiàn).pdf
- 32位5級流水線嵌入式處理器設(shè)計.pdf
- 四級流水線數(shù)字信號處理器核的設(shè)計.pdf
- DTMB系統(tǒng)中3780點FFT處理器的算法設(shè)計及FPGA實現(xiàn).pdf
- 基于FPGA的FFT處理器的設(shè)計.pdf
- 流水線微處理器中的分支預(yù)測技術(shù)研究.pdf
- 基于FPGA的遺傳算法流水線實現(xiàn).pdf
- 基于FPGA的FFT信號處理器的設(shè)計與實現(xiàn).pdf
- 粗粒度可重構(gòu)流水線協(xié)處理器功耗估計方法研究與實現(xiàn).pdf
- 高性能FFT處理器的研究與FPGA實現(xiàn).pdf
- 骨傳導(dǎo)語音增強SoC的可重構(gòu)流水線協(xié)處理器設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論