2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩4頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、《EDA應(yīng)用技術(shù)A》課程教學(xué)大綱大綱執(zhí)筆人:肖鴻大綱審核人:王創(chuàng)新課程編號:0809000445英文名稱:EDAApplicationsTechnology學(xué)分:3總學(xué)時:48。其中,講授40學(xué)時,實驗8學(xué)時。適用專業(yè):電子信息工程專業(yè)三年級或四年級本科學(xué)生。先修課程:數(shù)字電子技術(shù)、微機(jī)原理及接口技術(shù)。一、課程性質(zhì)與教學(xué)目的EDA應(yīng)用技術(shù)是電子類專業(yè)的一門是重要的專業(yè)技術(shù)基礎(chǔ)課程、必修課。通過本課程的學(xué)習(xí),使同學(xué)們能夠初步掌握大規(guī)模邏輯

2、電路CPLD和FPGA的原理和應(yīng)用,并能利用VHDL語言開發(fā)簡單的實用電路。學(xué)完本課后,應(yīng)使學(xué)生掌握CPLD和FPGA的基本結(jié)構(gòu)、各部分工作原理,CycloneII系列器件的功能、特點、IO端口配置、邊界掃描、器件編程及在線調(diào)試技術(shù),基本掌握開發(fā)軟件QuartusII的使用方法,介紹與設(shè)計有關(guān)的外圍器件,掌握硬件描述語言VHDL的語法特點、結(jié)構(gòu)和編程方法。二、基本要求通過本課程的學(xué)習(xí),掌握CPLD和FPGA的基本結(jié)構(gòu)、各部分工作原理,C

3、ycloneII系列器件的功能、特點、IO端口配置、邊界掃描、器件編程及在線調(diào)試技術(shù),基本掌握開發(fā)軟件QuartusII的使用方法,介紹與設(shè)計有關(guān)的外圍器件,掌握硬件描述語言VHDL的語法特點、結(jié)構(gòu)和編程方法。三、重點與難點本課程重點是:現(xiàn)代數(shù)字系統(tǒng)的設(shè)計方法與過程;PLD的分類,PLD的基本結(jié)構(gòu)和工作原理;現(xiàn)場可編程邏輯門陣列(FPGA)基本結(jié)構(gòu);CycloneII系列FPGA主要技術(shù)特性,CPLD與FPGA的區(qū)別,JTAG邊界掃描測

4、試的原理;QuartusIICPLD軟件開發(fā)系統(tǒng)的基本操作,QuartusII的設(shè)計、應(yīng)用過程,邏輯設(shè)計的輸入方法,設(shè)計項目的編譯,設(shè)計項目的仿真,設(shè)計項目的下載。VHDL語言的順序語句,并行語句,狀態(tài)機(jī),類屬,網(wǎng)絡(luò)表,過程和子程序;EDA與傳統(tǒng)數(shù)字電路以及單片機(jī)的設(shè)計思路的區(qū)別等。本課程難點是:現(xiàn)代數(shù)字系統(tǒng)的設(shè)計方法與過程;PLD的基本結(jié)構(gòu)和工作原理;現(xiàn)場可編程邏輯門陣列(FPGA)基本結(jié)構(gòu);CPLD與FPGA的區(qū)別,JTAG邊界掃描

5、測試的原理;31位二進(jìn)制全加器的VHDL描述4計數(shù)器設(shè)計5一般加法計數(shù)器設(shè)計1基本設(shè)計流程2引腳設(shè)置和下載3嵌入式邏輯分析儀使用方法5QuartusII應(yīng)用向?qū)в孟驅(qū)?原理圖輸入設(shè)計方法41數(shù)據(jù)對象2雙向和三態(tài)電路信號賦值例解3IF語句概述4進(jìn)程語句歸納5并行語句例解6VHDL設(shè)計設(shè)計進(jìn)階進(jìn)階6仿真延時41宏功能模塊概述2宏模塊應(yīng)用實例3在系統(tǒng)存儲器數(shù)據(jù)讀寫編輯器應(yīng)用4編輯SignalTapII的觸發(fā)信號5其它存儲器模塊的定制與應(yīng)用6流

6、水線乘法累加器的混合輸入設(shè)計7LPM嵌入式鎖相環(huán)調(diào)用8IP核NCO數(shù)控振蕩器使用方法7宏功能模塊宏功能模塊與IP應(yīng)用應(yīng)用98051單片機(jī)IP核應(yīng)用41一般有限狀態(tài)機(jī)設(shè)計2Moe型有限狀態(tài)機(jī)設(shè)3Mealy型有限狀態(tài)機(jī)設(shè)計4狀態(tài)編碼8狀態(tài)機(jī)設(shè)計狀態(tài)機(jī)設(shè)計5非法狀態(tài)處理41實體2結(jié)構(gòu)體3子程序4VHDL庫5程序包6配置7VHDL文字規(guī)則8數(shù)據(jù)類型9VHDL結(jié)構(gòu)與要素與要素9操作符21順序語句2并行語句10VHDL基本基本語句3屬性描述與定義語

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論