基于FPGA的GNSS信號載波同步技術(shù)研究.pdf_第1頁
已閱讀1頁,還剩65頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、最近幾年里,在衛(wèi)星通信、衛(wèi)星定位以及遙測遙控等技術(shù)的快速發(fā)展過程中,載波跟蹤這門技術(shù)也越來越受到廣大研究人員的青睞,并且有了突破性的進(jìn)展。在做國家支撐計劃課題“AIS/GNSS船載導(dǎo)航設(shè)備關(guān)鍵技術(shù)與系統(tǒng)研制(2012BAH36B02)”時,需要設(shè)計一種通用型鎖相環(huán),用于設(shè)備接收端進(jìn)行載波提取。對于載波受到抑制的雙邊帶調(diào)制方式,需要采用直接提取法來獲得載波。直接提取法有兩種,平方環(huán)載波提取法和同相正交環(huán)(即科斯塔斯環(huán))載波提取法。平方環(huán)載

2、波提取法的一個很大限制是,整個環(huán)路要工作在載波的二倍頻上,當(dāng)載波頻率很高時,該方法的性價比比較低,因此,本文主要研究科斯塔斯環(huán)載波提取法。
  科斯塔斯環(huán)作為鎖相環(huán)的一項應(yīng)用,在實(shí)際載波同步中發(fā)揮著很大的作用,本文首先針對鎖相環(huán)技術(shù)進(jìn)行了深入的研究,主要包括鎖相環(huán)的結(jié)構(gòu)組成、工作原理和基本性能。然后具體研究了科斯塔斯環(huán)的實(shí)現(xiàn)方法,對其進(jìn)行了結(jié)構(gòu)劃分,在大結(jié)構(gòu)上主要分為三個模塊,分別是鑒相器模塊、環(huán)路濾波模塊和DDS模塊(這也是鎖相

3、環(huán)的三個主要組成部分),其中在鑒相器的實(shí)現(xiàn)上又分了兩個子模塊,相乘器子模塊和FIR低通濾波器子模塊。在明確了模塊劃分之后,對每一個小模塊進(jìn)行了設(shè)計與實(shí)現(xiàn)。
  本文主要在Xilinx公司研發(fā)的ISE硬件開發(fā)平臺上,采用Verilog HDL硬件描述語言進(jìn)行編程實(shí)現(xiàn),仿真軟件是Modelsim SE6.5,在各個模塊功能仿真都達(dá)到預(yù)期目標(biāo)的條件下,開始頂層模塊的仿真,最后使用Virtex4開發(fā)板對整個程序進(jìn)行了板上驗證,并將最終的驗

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論