版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、集成電路測(cè)試與可靠性設(shè)計(jì)結(jié)課論文基于 FPGA 的圖像處理開發(fā)板設(shè)計(jì)姓名:岑鑒峰班級(jí):B09212學(xué)號(hào):20094021211555 定時(shí)器是一種模擬和數(shù)字功能相結(jié)合的中規(guī)模集成器件。一般用雙極性工藝制作的稱為 555,用 CMOS 工藝制作的稱為 7555,是美國(guó) Signetics 公司1972 年研制的用于取代機(jī)械式定時(shí)器的中規(guī)模集成電路,因輸入端設(shè)計(jì)有三個(gè) 5kΩ的電阻而得名。此電路后來(lái)竟風(fēng)靡世界。555 定時(shí)器成本低,性能可靠
2、,只需要外接幾個(gè)電阻、電容,就可以實(shí)現(xiàn)多諧振蕩器、單穩(wěn)態(tài)觸發(fā)器及施密特觸發(fā)器等脈沖產(chǎn)生與變換電路。它也常作為定時(shí)器廣泛應(yīng)用于儀器儀表、家用電器、電子測(cè)量及自動(dòng)控制等方面。555 時(shí)基電路是一種將模擬功能與邏輯功能巧妙地結(jié)合在同一硅片上的組合集成電路。二、集成電路 二、集成電路 555 555 定時(shí)電路的組成 定時(shí)電路的組成555 集成定時(shí)器由五個(gè)部分組成:(1)由三個(gè)阻值為 5kΩ的電阻組成的分壓器;(2)兩個(gè)電壓比較器 C1 和 C2
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 集成電路制造論文
- 集成電路測(cè)試方法研究
- 集成電路封裝與測(cè)試
- 集成電路測(cè)試開題報(bào)告
- 開題報(bào)告--- 通用集成電路測(cè)試
- 集成電路封裝測(cè)試企業(yè)調(diào)研表
- 集成電路代換
- 集成電路低功耗測(cè)試方法研究.pdf
- 集成電路自動(dòng)化測(cè)試系統(tǒng).pdf
- 混合集成電路測(cè)試硬件電路測(cè)試板的設(shè)計(jì).pdf
- 集成電路概述
- 集成電路產(chǎn)品測(cè)試管理系統(tǒng).pdf
- 集成電路封裝測(cè)試廠電氣設(shè)計(jì)
- 數(shù)字集成電路的測(cè)試儀器畢業(yè)論文
- 數(shù)字集成電路測(cè)試儀測(cè)試通道電路設(shè)計(jì)
- 電器集成電路.dwg
- 集成電路外文翻譯
- 集成電路課程總結(jié)
- 集成電路制造流程
- 集成電路cmos題庫(kù)
評(píng)論
0/150
提交評(píng)論