RapidIO高速接口物理編碼子層的設(shè)計與驗證.pdf_第1頁
已閱讀1頁,還剩102頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著計算機和多媒體技術(shù)的快速發(fā)展,系統(tǒng)對互連總線技術(shù)的頻率和帶寬提出了更高要求。RapidIO系統(tǒng)互連技術(shù)以其高速率、低延遲和高可靠性在嵌入式系統(tǒng)領(lǐng)域得到了廣泛應(yīng)用。因此,設(shè)計RapidIO物理編碼子層具有重要意義。
  本文針對MaPU處理器系統(tǒng)芯片的項目需求,重點研究實現(xiàn)符合RapidIO2.2協(xié)議規(guī)范的物理編碼子層設(shè)計方案。RapidIO物理編碼子層主要完成控制符號的添加和解析、數(shù)據(jù)包物理層字段封裝、數(shù)據(jù)包的發(fā)送接收、鏈路訓(xùn)

2、練以及錯誤管理等功能。本文根據(jù)功能要求以及設(shè)計指標,完成了RapidIO物理編碼子層的整體架構(gòu)設(shè)計、前端設(shè)計、仿真驗證以及邏輯綜合,主要內(nèi)容包括以下幾個方面。
  (1)論文在研究RapidIO2.2協(xié)議規(guī)范的基礎(chǔ)上,重點對RapidIO物理編碼子層的功能要求和設(shè)計指標進行了深入分析,確定了物理編碼子層的整體架構(gòu)設(shè)計方案,將物理編碼子層按功能劃分為發(fā)送通道、接收通道、鏈路訓(xùn)練以及錯誤管理四個部分。
  (2)根據(jù)自頂向下設(shè)計

3、思想與模塊化設(shè)計方法,完成物理編碼子層的前端設(shè)計,發(fā)送通道包括控制符號產(chǎn)生模塊、空閑序列產(chǎn)生模塊、通道分攤模塊、加擾模塊、8B10B編碼模塊。接收通道包括Comma碼檢測模塊、8B10B解碼模塊、解擾模塊、通道合并模塊、控制符號解析模塊。鏈路訓(xùn)練包括通道同步模塊、通道對齊模塊、端口初始化模塊。錯誤管理包括錯誤檢測模塊以及錯誤恢復(fù)模塊。
  (3)開發(fā)RapidIO物理編碼子層的仿真驗證平臺,完成物理編碼子層的EDA仿真驗證,并采用

4、Systemverilog Assertion實現(xiàn)空閑序列時序斷言,最后完成了FPGA板級驗證。詳細分析了發(fā)送通道、接收通道、鏈路訓(xùn)練以及錯誤管理的EDA仿真驗證和FPGA板級驗證的結(jié)果,結(jié)果表明本文設(shè)計的RapidIO物理編碼子層實現(xiàn)了預(yù)期功能和性能指標。
  (4)基于TSMC0.13μm CMOS工藝,完成RapidIO物理編碼子層的邏輯綜合。根據(jù)物理編碼子層的時序要求,完成物理編碼子層的綜合環(huán)境、時序約束和面積約束設(shè)計,最

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論