版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、嵌入式處理技術(shù)的快速發(fā)展,給高性能嵌入式系統(tǒng)的高速互聯(lián)方面帶來(lái)了嚴(yán)峻的挑戰(zhàn)。為了應(yīng)對(duì)這類挑戰(zhàn),同時(shí)適應(yīng)嵌入式系統(tǒng)的發(fā)展需要,業(yè)界領(lǐng)先的半導(dǎo)體和系統(tǒng)制造商聯(lián)合制訂了一種可實(shí)現(xiàn)任意拓?fù)浜忘c(diǎn)對(duì)點(diǎn)操作、高效且具有很高可靠性和有效擁塞控制的高速互聯(lián)協(xié)議--RapidIO。 本文正是基于嵌入式技術(shù)所面臨的數(shù)據(jù)傳輸瓶頸以及RapidIO所體現(xiàn)出的優(yōu)越性,對(duì)RapidIO進(jìn)行了大量的分析和研究工作,具體如下: 1.首先對(duì)串行RapidI
2、O協(xié)議結(jié)構(gòu)進(jìn)行了深入研究。串行RapidIO協(xié)議分為三層:邏輯層、傳輸層、物理層。這種層次結(jié)構(gòu)的一大特點(diǎn)是,在任意層對(duì)事務(wù)類型進(jìn)行修改都不會(huì)影響到其它層的規(guī)范,具有很強(qiáng)的靈活可變性。本文依據(jù)該層次結(jié)構(gòu),分別對(duì)每一層次所完成的操作進(jìn)行了細(xì)致的分析。 2.根據(jù)對(duì)協(xié)議的研究分析結(jié)果,本文對(duì)串行RapidIO物理層進(jìn)行了FPGA邏輯實(shí)現(xiàn)。串行RapidIO物理層,其不僅需要完成對(duì)包的物理層字段的封裝,還要負(fù)責(zé)端口的初始化、包的發(fā)送和接收
3、、流量控制、錯(cuò)誤管理等操作。本文以上述操作為索引,對(duì)其實(shí)現(xiàn)過(guò)程進(jìn)行了詳細(xì)闡述。 3.完成了串行RapidIO物理層的設(shè)計(jì)和FPGA邏輯實(shí)現(xiàn)后,本文緊接著對(duì)邏輯實(shí)現(xiàn)的代碼進(jìn)行了RTL級(jí)仿真并給出了邏輯資源消耗情況。整個(gè)仿真過(guò)程分別對(duì)端口的初始化、包的發(fā)送和接收、流量控制、錯(cuò)誤管理進(jìn)行了驗(yàn)證,證明了其功能正確并符合RapidIO1.3協(xié)議版本對(duì)串行物理層的描述,從而保證了本文的邏輯實(shí)現(xiàn)成果能順利地與芯片廠商提供的IP核進(jìn)行互聯(lián)通信。
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速串行接口RapidIO的設(shè)計(jì)與驗(yàn)證.pdf
- 基于RapidIO的高速傳輸接口的研究與設(shè)計(jì).pdf
- 高速串行RapidIO接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- RapidIO高速接口物理編碼子層的設(shè)計(jì)與驗(yàn)證.pdf
- 基于FPGA的串行RapidIO接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于RapidIO的單邊通信接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的RapidIO總線接口設(shè)計(jì)、驗(yàn)證與實(shí)現(xiàn).pdf
- 一種高效片間互聯(lián)接口協(xié)議的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于RapidIO的高性能通信接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- RapidIO高速串行總線的研究與實(shí)現(xiàn).pdf
- 高速電主軸設(shè)計(jì)及主軸-刀柄接口聯(lián)接特性分析.pdf
- 自動(dòng)交換光網(wǎng)與IP網(wǎng)互聯(lián)接口技術(shù)研究.pdf
- 基于RapidIO接口的光纖通信系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA高速通用串行接口的設(shè)計(jì)與應(yīng)用.pdf
- 面向空間應(yīng)用的高速可靠傳輸接口設(shè)計(jì)與實(shí)現(xiàn).pdf
- 互聯(lián)接入費(fèi)的經(jīng)濟(jì)與福利研究.pdf
- 基于FPGA的PCIExpress與RapidIO高速互連技術(shù)驗(yàn)證.pdf
- 高速通信接口的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于RapidIO的高速數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì).pdf
- 基于PCIe的高速接口設(shè)計(jì)與驗(yàn)證.pdf
評(píng)論
0/150
提交評(píng)論