版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、為了增加通信系統(tǒng)的可靠性,信道編碼技術(shù)獲得了廣泛的應(yīng)用。其中,低密度奇偶校驗(yàn)碼作為一種具有接近信道容量性能的信道編碼方案,被廣泛應(yīng)用于現(xiàn)代通信系統(tǒng)如DVB-S2,10-Gbit以太網(wǎng)等。當(dāng)前,低密度奇偶校驗(yàn)碼的譯碼算法及高性能的譯碼器設(shè)計(jì)是當(dāng)前研究的一個(gè)重要熱點(diǎn)。
在諸多譯碼算法中,基于最小和的譯碼算法具有低復(fù)雜度,糾錯(cuò)性能優(yōu)異等特點(diǎn),在譯碼器的設(shè)計(jì)中得到了廣泛的應(yīng)用。在基于最小和的譯碼器設(shè)計(jì)中,一個(gè)重要的問題校驗(yàn)結(jié)點(diǎn)更新時(shí)如
2、何計(jì)算校驗(yàn)結(jié)點(diǎn)外信息的最小值和次小值。本文提出了一種通用的計(jì)算最小值和近似次小值的結(jié)構(gòu),理論分析和仿真結(jié)果證明該結(jié)構(gòu)不僅有效的降低了譯碼器的硬件復(fù)雜度,而且能獲得逼近最小和算法的糾錯(cuò)性能。針對該結(jié)構(gòu),本文設(shè)計(jì)了一種基于混合基的硬件架構(gòu),SMIC65nm工藝下的實(shí)現(xiàn)結(jié)果證明該架構(gòu)能夠有效的提高電路的延時(shí)-面積效率。
通過并發(fā)的流水線結(jié)構(gòu),優(yōu)化的變量結(jié)點(diǎn)更新算法和高效的調(diào)度算法,本文針對近地通信系統(tǒng)中采用的(8176,7154)L
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- UWB系統(tǒng)中高速LDPC碼譯碼器的實(shí)現(xiàn).pdf
- hinoc2.0系統(tǒng)中高速ldpc譯碼器設(shè)計(jì)
- 高速LDPC譯碼器的設(shè)計(jì)及實(shí)現(xiàn).pdf
- QC-LDPC高速譯碼器的實(shí)現(xiàn).pdf
- 高速率LDPC編譯碼器的FPGA實(shí)現(xiàn).pdf
- 高速率LDPC編譯碼器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速LDPC友編譯碼器的研究與實(shí)現(xiàn).pdf
- 多元LDPC碼高速編譯碼器研究.pdf
- LDPC譯碼算法研究及譯碼器實(shí)現(xiàn).pdf
- LDPC碼譯碼器的研究與實(shí)現(xiàn).pdf
- 高速LDPC編譯碼器的設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
- 多模式LDPC譯碼器算法研究和VLSI實(shí)現(xiàn).pdf
- LDPC碼的高速編譯碼器設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
- 基于FPGA的LDPC碼高速譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- LDPC碼譯碼器FPGA實(shí)現(xiàn)研究.pdf
- DTMB系統(tǒng)中LDPC譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- LDPC碼迭代譯碼器的FPGA實(shí)現(xiàn).pdf
- 面向802.11ad的高速率ldpc編譯碼器實(shí)現(xiàn)
- 基于FPGA的LDPC碼譯碼器的實(shí)現(xiàn).pdf
- CDMA2000系統(tǒng)中高速Turbo碼譯碼器的研究與硬件實(shí)現(xiàn).pdf
評論
0/150
提交評論