2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩63頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、目前運算放大器是應(yīng)用最廣,產(chǎn)量最大的模擬集成電路。它自誕生到今天已有幾十年歷史了,在這幾十年中半導(dǎo)體制造工藝不斷發(fā)展,設(shè)計水平不斷提高,性能不斷完善,種類極多。論文首先介紹了運算放大器的研究現(xiàn)狀和發(fā)展趨勢,討論了運算放大器的分類和性能參數(shù)以及工藝的選擇。并且詳細介紹了模擬集成電路設(shè)計所采用的三種基本工藝:標準雙極工藝,CMOS硅柵工藝和BiCMOS工藝的制作過程以及優(yōu)缺點。并且從系統(tǒng)設(shè)計和生產(chǎn)工藝上介紹了運放的基礎(chǔ)知識。之后分別從電路設(shè)

2、計仿真和版圖設(shè)計上系統(tǒng)講述了0.18um CMOS工藝,1.8V單電源供電的rail-to-rail運算放大器的整個設(shè)計過程和結(jié)果。這種運算放大器在SOC中有廣泛的用途。
  集成電路版圖設(shè)計是實現(xiàn)集成電路制造所必不可少的設(shè)計環(huán)節(jié)。版圖設(shè)計不僅關(guān)系到集成電路的功能是否正確,而且它也會極大程度地影響集成電路的性能、成本與功耗。因此本文詳細介紹了模擬集成電路版圖設(shè)計流程,總結(jié)了模擬版圖設(shè)計經(jīng)驗,并且對此次運算放大器的版圖設(shè)計過程和關(guān)鍵

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論