版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、高速電路高速電路(由于高速電路有很多參考資料,本文并不側(cè)重全面講述原理、各種匹配和計(jì)算方法,而是側(cè)重評(píng)析一些高速電路的優(yōu)缺點(diǎn),并對(duì)常用電路進(jìn)行推薦使用。)一、一、高速信號(hào)簡(jiǎn)介:高速信號(hào)簡(jiǎn)介:常見(jiàn)的高速信號(hào)有幾種:ECL電平、LVDS電平、CML電平其中ECL電平根據(jù)供電的不同還分為:ECL――負(fù)電源供電(一般為-5.2v)PECL――正5V供電LVPECL――正3v3供電,還有一種2.5V供電一般情況下,常見(jiàn)的高速信號(hào)都是差分信號(hào),因?yàn)?/p>
2、差分信號(hào)的抗干擾能力比較強(qiáng),并且自身產(chǎn)生的干擾比較小,能夠傳輸比較高的速率。二、二、幾種常見(jiàn)的高速信號(hào):幾種常見(jiàn)的高速信號(hào):1、PECL電平電平從發(fā)展的歷史來(lái)說(shuō),ECL信號(hào)最開(kāi)始是采用-5.2V供電的(為何采用負(fù)電源供電下面會(huì)詳細(xì)說(shuō)明),但是負(fù)電源供電始終存在不便,后來(lái)隨著工藝水平的提升,逐漸被PECL電平(5V供電)所替代,后來(lái)隨著主流芯片的低電源供電逐漸普及,LVPECL也就順理成章地替代了PECL電平。2、CML電平電平CML電平
3、是一種比較簡(jiǎn)潔的電平,它內(nèi)置匹配電阻(輸入輸出都有50歐姆的電阻),這樣用戶使用的是否特別簡(jiǎn)單,不需要象ECL電平一樣加一堆的偏置電阻和匹配電阻。CML電平的輸出門(mén)和輸入門(mén):A、由于輸出門(mén)也有50歐姆的匹配電阻,使得二次反射信號(hào)也能被這個(gè)電阻匹配掉,這樣就避免了多次反射導(dǎo)致的信號(hào)劣化(振鈴現(xiàn)象)。在這一點(diǎn),與ECL電平相比有很大的改進(jìn),所以CML電平所能支持的速率比較高,一般情況下,2.5G10G這樣的高速信號(hào)都是采用CML電平來(lái)傳輸,
4、不再采用LVPECL信號(hào)。從光口的抖動(dòng)指標(biāo)來(lái)看,CML電平具有抖動(dòng)指標(biāo)小的特性。對(duì)比3種電平抖動(dòng)方面的性能:CML最優(yōu)、ECL次之、LVDS比較差。這就是一般情況下LVDS信號(hào)很少做為光接口驅(qū)動(dòng)信號(hào)的原因之一(當(dāng)然,輸出信號(hào)幅度比較小、電流驅(qū)動(dòng)能力比較弱應(yīng)該也是原因之一吧。)B、同樣的,CML電平也是采用恒流驅(qū)動(dòng)方式。C、CML電平的輸出AC擺幅能達(dá)到800mVD、一般情況下,CML電平可以是直流耦合方式對(duì)接,也可以是交流耦合方式對(duì)接。
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速SERDES接口的關(guān)鍵電路設(shè)計(jì).pdf
- 4電平指示電路
- 電平移位電路
- 2.7ghz高速接口電路的esd電路設(shè)計(jì)及仿真分析
- 高速ADC中SPI接口電路的研究與設(shè)計(jì).pdf
- 高速ADC的輸入輸出接口電路設(shè)計(jì).pdf
- 2.5gbps高速vml接口電路的設(shè)計(jì)和研究
- 用于高速接口的鎖相環(huán)電路研究與設(shè)計(jì).pdf
- ARM+FPGA的多路高速AD接口電路設(shè)計(jì).pdf
- IPoverCCSDS適配器高速接口電路設(shè)計(jì)與實(shí)現(xiàn).pdf
- 具有預(yù)加重和均衡的高速CML接口電路設(shè)計(jì).pdf
- DSP集成電路設(shè)計(jì)與研究——高速串行外設(shè)接口.pdf
- 鍵盤(pán)接口電路.dwg
- 超高速ADC-DAC中高速CML串行接口電路的研究與設(shè)計(jì).pdf
- 鍵盤(pán)接口電路.dwg
- 基于Interlaken的高速數(shù)據(jù)傳輸接口電路設(shè)計(jì).pdf
- led電平指示器電路
- 以低成本測(cè)試機(jī)實(shí)現(xiàn)含高速接口電路芯片測(cè)試技術(shù).pdf
- 用于高速SerDes接口的編解碼及收發(fā)電路設(shè)計(jì).pdf
- 并行和串行接口電路
評(píng)論
0/150
提交評(píng)論