版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、數(shù)據(jù)轉(zhuǎn)換器一直是連接模擬世界(自然界)與數(shù)字世界的橋梁,廣泛應用于各種學科領域及日常生活中,高性能ADC/DAC一直是人類不斷追求的目標。隨著轉(zhuǎn)換器速度和分辨率不斷提高,對于效率更高的數(shù)字接口的需求也隨之增長,傳統(tǒng)的CMOS和LVDS產(chǎn)品越來越不能滿足需求,JESD204接口應運而生,該接口主要用作FPGA的通用接口(也可能用于ASIC),可大力推進無線基礎設施收發(fā)器、軟件定義無線電、醫(yī)療成像系統(tǒng)、雷達和安全通信等發(fā)展,具有極高的實用性
2、[4]。
本文分析了現(xiàn)有接口不足以及存在的問題,并列舉了新接口JESD204B的優(yōu)勢以及它必將取代LVDS接口成為未來高速高精度ADC/DAC與外部芯片進行數(shù)據(jù)通信的主要接口的可能性。然后對協(xié)議進行了分析,分析了協(xié)議功能將協(xié)議切分為多個邏輯清晰的子模塊,提出協(xié)議架構和各子模塊接口,確定信號名以及位寬和工作原理等,并對協(xié)議各子模塊功能進行RTL級實現(xiàn),成功實現(xiàn)協(xié)議功能,并針對協(xié)議源碼進行了軟件功能仿真完成協(xié)議前端設計,軟件仿真驗
3、證可確保設計功能上滿足設計要求,但并不能驗證設計在實際工作條件下能否滿足要求。所以,進而本課題使用Xilinx公司的搭載有Virtex7系列FPGA的原型驗證板VC707上對協(xié)議進行了原型驗證,提出了可行的原型驗證方案,模擬芯片實際工作環(huán)境試圖對設計進行完整可靠的驗證,驗證結(jié)果具有較高的可靠性。
論文的創(chuàng)新在于:1.本協(xié)議本身具有一定的新穎性,國內(nèi)特別是高校對于該協(xié)議研究較少,產(chǎn)業(yè)界尚處于研發(fā)階段,本文對于該協(xié)議的實現(xiàn)具有一定
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于JESD204B標準的高速串行接口設計與實現(xiàn).pdf
- 基于GTX的JESD204B數(shù)據(jù)接收接口研究與實現(xiàn).pdf
- 基于FPGA的高速串行數(shù)據(jù)傳輸?shù)脑O計與實現(xiàn).pdf
- 基于FPGA+DSP的多協(xié)議串行數(shù)據(jù)傳輸接口板設計.pdf
- 一種高速串行數(shù)據(jù)傳輸系統(tǒng)的設計與實現(xiàn).pdf
- 基于JESD204B協(xié)議的頻率綜合器的設計.pdf
- 基于ARM的無線串行數(shù)據(jù)傳輸系統(tǒng)設計.pdf
- 基于LVDS高速串行數(shù)據(jù)傳輸?shù)慕邮障到y(tǒng)研究和設計.pdf
- 基于CameraLink接口的高速數(shù)據(jù)傳輸系設計與實現(xiàn).pdf
- JESD204B發(fā)送機協(xié)議控制器的設計與實現(xiàn).pdf
- DBF系統(tǒng)中的高速串行數(shù)據(jù)傳輸及其同步技術.pdf
- 高速串行數(shù)據(jù)傳輸機制及其交換技術研究.pdf
- 基于PCI Express接口的高速數(shù)據(jù)傳輸系統(tǒng)的設計與實現(xiàn).pdf
- 基于JESD204B的波形數(shù)字化數(shù)據(jù)讀出方法研究.pdf
- 用于JESD204B接口的CMOS鎖相環(huán)電路.pdf
- 基于小尺寸LCD圖像數(shù)據(jù)傳輸?shù)拇薪涌诘难芯颗c設計.pdf
- 基于PCI Express接口的高速數(shù)據(jù)傳輸系統(tǒng)設計.pdf
- 基于FPGA的高速數(shù)據(jù)傳輸?shù)脑O計與實現(xiàn).pdf
- 基于Interlaken的高速數(shù)據(jù)傳輸接口電路設計.pdf
- 基于HSDCD的高速數(shù)據(jù)傳輸系統(tǒng)的設計與實現(xiàn).pdf
評論
0/150
提交評論