版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著網(wǎng)絡(luò)業(yè)務(wù)和數(shù)據(jù)流量的爆發(fā)性增長(zhǎng),基于共享總線的多核網(wǎng)絡(luò)處理器面臨處理性能不足的窘境,在高性能處理器設(shè)計(jì)領(lǐng)域中,共享總線技術(shù)逐漸被可擴(kuò)展更多節(jié)點(diǎn)的路由交換技術(shù)取代。目前,路由交換技術(shù)僅考慮在通用多核處理器場(chǎng)合的應(yīng)用,其在吞吐、延遲、亂序等關(guān)鍵參數(shù)上,并不適用于追求高性能網(wǎng)絡(luò)處理器的處理核心互聯(lián)。在國(guó)家核高基項(xiàng)目“XXX協(xié)議處理器”支撐下,本文提出一種具有高吞吐、低延遲、支持亂序特性的路由交換架構(gòu)片上網(wǎng)絡(luò)(Multi-Network-P
2、rocessor Network on Clup,MNP-NoC)。
本文首先分析了基于路由交換架構(gòu)的多核網(wǎng)絡(luò)處理器架構(gòu),包括其處理的任務(wù)特性和整體系統(tǒng)架構(gòu)。其次,設(shè)計(jì)了MNP-NoC的方案,其關(guān)鍵在于路由器結(jié)構(gòu)設(shè)計(jì)和流量調(diào)度算法設(shè)計(jì),該部分是降低交換網(wǎng)絡(luò)線頭阻塞概率的核心技術(shù)。然后,采用硬件電路設(shè)計(jì)了MNP-NoC方案,該過(guò)程重點(diǎn)是多鏈路拓?fù)浣Y(jié)構(gòu)、路由器和流量調(diào)度算法的電路設(shè)計(jì)。最后,采用高級(jí)驗(yàn)證方法學(xué)UVM(Univers
3、al Verification Methodology)搭建了驗(yàn)證平臺(tái),對(duì)本文設(shè)計(jì)進(jìn)行功能驗(yàn)證和性能評(píng)估,并完成了FPGA(Field Programmable Gate Array)硬件電路設(shè)計(jì)。
本文主要貢獻(xiàn)是:1)設(shè)計(jì)以三級(jí)緩存、兩級(jí)調(diào)度為核心的路由器結(jié)構(gòu);2)設(shè)計(jì)在路由器上部署的目的通道輪轉(zhuǎn)算法。該算法結(jié)合路由器結(jié)構(gòu)的特點(diǎn),通過(guò)對(duì)數(shù)據(jù)包重排序和負(fù)載路徑均衡,提高了交換結(jié)構(gòu)轉(zhuǎn)發(fā)性能。實(shí)驗(yàn)表明,MNP-NoC相比典型的3D
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于網(wǎng)絡(luò)處理器的ForCES路由器中QoS技術(shù)實(shí)現(xiàn)研究.pdf
- 基于網(wǎng)絡(luò)處理器的雙棧路由器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)處理器中處理單元的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)處理器中包分類(lèi)引擎設(shè)計(jì).pdf
- 基于網(wǎng)絡(luò)處理器的介質(zhì)交換控制總線接口研究與設(shè)計(jì).pdf
- 網(wǎng)絡(luò)處理器高性能數(shù)據(jù)交換接口設(shè)計(jì)研究.pdf
- 基于網(wǎng)絡(luò)處理器的路由器高速數(shù)據(jù)預(yù)處理模塊的實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)處理器中包處理引擎硬件線程與上下文切換的研究.pdf
- 基于網(wǎng)絡(luò)處理器的高性能路由器轉(zhuǎn)發(fā)面的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)處理器驗(yàn)證平臺(tái)的設(shè)計(jì).pdf
- 多內(nèi)核處理器的硬件實(shí)現(xiàn).pdf
- AltiVec協(xié)處理器的軟硬件協(xié)同設(shè)計(jì).pdf
- 基于網(wǎng)絡(luò)處理器的IPv6路由器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于網(wǎng)絡(luò)處理器實(shí)現(xiàn)的ATM交換機(jī)多協(xié)議標(biāo)記交換.pdf
- WCDMA系統(tǒng)中基于網(wǎng)絡(luò)處理器的REM設(shè)計(jì).pdf
- 基于網(wǎng)絡(luò)處理器的IPv6路由器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 圖像處理器硬件測(cè)試平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于多核網(wǎng)絡(luò)處理器的路由器數(shù)據(jù)轉(zhuǎn)發(fā)平面設(shè)計(jì)與實(shí)現(xiàn).pdf
- 網(wǎng)絡(luò)處理器中幀處理技術(shù)研究.pdf
- 基于網(wǎng)絡(luò)處理器的ATM-IP路由轉(zhuǎn)發(fā)模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論