版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著微電子技術(shù)的快速發(fā)展,可編程邏輯陣列已經(jīng)經(jīng)歷幾次變革,從最初的PAL(Programmable Array Logic)到之后的PLA(Programmable Logic Array),再到現(xiàn)在使用最廣泛的CPLD(Complex Programmable Logic Device)和FPGA(Field Programmable Gate Array)。隨著大家對信息安全領(lǐng)域越來越重視,OTP(One Time Programm
2、able) FPGA的研究也慢慢受到各個領(lǐng)域的青睞。但是由于OTP FPGA直接研究的復(fù)雜性以及困難性,國內(nèi)很多研究者們從 OTP邏輯陣列電路開始著手,旨在一步步的向前推進(jìn),最終研發(fā)出高性能的OTP FPGA。
論文的目的是設(shè)計(jì)一款OTP邏輯陣列電路,旨在驗(yàn)證自主研究的新型OTP編程位元應(yīng)用于實(shí)際電路的可行性。此次設(shè)計(jì)的電路主要包括編程位元結(jié)構(gòu)的設(shè)計(jì)、外圍可編程電路及仿真、回讀測試電路及仿真、邏輯實(shí)現(xiàn)功能電路、整體版圖設(shè)計(jì)以及
3、芯片實(shí)物功能測試驗(yàn)證。通過對新型OTP編程位元擊穿原理的介紹,提出了本次論文使用的新型的OTP編程位元的結(jié)構(gòu),并對其工作原理進(jìn)行了詳細(xì)說明,在基于該編程位元的結(jié)構(gòu)上,提出了整個邏輯陣列的外圍工作電路的設(shè)計(jì)方案。其中電壓轉(zhuǎn)換電路實(shí)現(xiàn)了高壓信號被內(nèi)部電路的安全讀取。2級電荷泵電路將外部高壓信號平穩(wěn)安全的傳遞到編程位元端口,減少了因編程高壓的不穩(wěn)定導(dǎo)致編程位元編程性能的降低甚至失敗。多級譯碼方式配合邏輯陣列的排布降低了整個電路工作延遲時間。讀
4、測試電路利用脈寬展寬電路通過對地址脈沖的展寬,配合靈敏放大器,實(shí)現(xiàn)對編程位元數(shù)據(jù)的正確讀取,并配合兩級DICE(Dual Interlocked Storage Cell)鎖存器,將讀取數(shù)據(jù)安全可靠的送出供外部讀取。邏輯實(shí)現(xiàn)電路通過CLB(Configurable Logic Block)內(nèi)部與編程位元的相連,實(shí)現(xiàn)了編程數(shù)據(jù)的讀出,并根據(jù)外部需求實(shí)現(xiàn)相應(yīng)的組合或時序功能。整體版圖設(shè)計(jì)中,本文指出了一些特殊問題的注意事項(xiàng),并對其提出了相應(yīng)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- OTP邏輯陣列設(shè)計(jì)實(shí)現(xiàn)研究.pdf
- Doherty技術(shù)研究及電路設(shè)計(jì).pdf
- 紅外焦平面陣列讀出信號處理電路設(shè)計(jì)關(guān)鍵技術(shù)研究.pdf
- 組合邏輯電路和多態(tài)邏輯電路設(shè)計(jì)算法研究.pdf
- 超聲相控陣換能器陣列延時電路設(shè)計(jì).pdf
- 達(dá)林頓驅(qū)動陣列集成電路設(shè)計(jì).pdf
- 低功耗混合邏輯電路設(shè)計(jì).pdf
- 雙邏輯低功耗運(yùn)算電路設(shè)計(jì).pdf
- 實(shí)驗(yàn)七 組合邏輯電路設(shè)計(jì)
- 毫米波LTCC電路設(shè)計(jì)技術(shù)研究.pdf
- 試驗(yàn)六 組合邏輯電路設(shè)計(jì)
- 基于QCA的數(shù)字邏輯電路設(shè)計(jì)研究.pdf
- 大規(guī)模陣列SPAD淬滅電路設(shè)計(jì).pdf
- 異步集成電路設(shè)計(jì)技術(shù)及單元電路設(shè)計(jì)研究.pdf
- 數(shù)模混合集成電路設(shè)計(jì)技術(shù)研究.pdf
- 組合邏輯電路設(shè)計(jì)實(shí)驗(yàn)報(bào)告
- 高速OTP存儲器設(shè)計(jì)技術(shù)研究.pdf
- 基于fpga的時序邏輯電路設(shè)計(jì)
- 組合邏輯電路設(shè)計(jì)實(shí)驗(yàn)報(bào)告
- OTP存儲器設(shè)計(jì)與實(shí)現(xiàn)技術(shù)研究.pdf
評論
0/150
提交評論