一種10位single-slopeADC的電路仿真與版圖設(shè)計.pdf_第1頁
已閱讀1頁,還剩97頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、在當(dāng)今社會,便攜式數(shù)碼產(chǎn)品因其小體積、低功耗、易于攜帶而擁有廣泛的市場和光明的未來。在視頻技術(shù)領(lǐng)域,CMOS圖像傳感器因其低功耗、小尺寸、與其他電路工藝兼容和高集成度而受到廣泛應(yīng)用。而一個高性能的ADC(模數(shù)轉(zhuǎn)換器)則是圖像傳感器中最重要的組成部分。因此采用標(biāo)準CMOS工藝設(shè)計一個高性能的ADC成為迫切的要求。隨著工藝尺寸的進一步降低,集成電路的規(guī)模急劇增加,數(shù)億只晶體管同時集成在單一芯片上早已成為現(xiàn)實,因此,現(xiàn)代集成電路的設(shè)計不可能依

2、靠人力手工運算來設(shè)計,計算機輔助設(shè)計(EDA)早已成為主流,EDA軟件的興起極大提高了集成電路設(shè)計的效率,同時EDA軟件的開發(fā)和使用也成為一個關(guān)鍵性的問題。
  本文基于強大的EDA設(shè)計軟件 Cadence來實現(xiàn)了一款10位單斜坡(single-slope)ADC的設(shè)計,主要包括雙采樣(CDS)電路、放大器電路、比較器電路、斜坡發(fā)生器等。CDS電路采用傳統(tǒng)的雙采樣電路。放大器采用P型輸入折疊共源共柵結(jié)構(gòu)。通過讓開關(guān)S1比開關(guān)S2提

3、前斷開來有效的抑制開關(guān)溝道電荷注入效應(yīng)和時鐘饋通效應(yīng),提高了模數(shù)轉(zhuǎn)換器的線性度和信噪比。比較器工作速度為100MHz,故采用前置預(yù)放大器加鎖存器的比較器結(jié)構(gòu)??紤]到比較器精度的需求,對前置預(yù)放大器采用輸出失調(diào)存儲技術(shù)進行失調(diào)校準。斜波發(fā)生器采用電流舵的斜波發(fā)生器,為了實現(xiàn)電路結(jié)構(gòu)的優(yōu)化,電流源網(wǎng)絡(luò)采用4位二進制和6位溫度計碼的編碼方式。采用 Verilog硬件描述語言設(shè)計了帶有復(fù)位功能的10位二進制計數(shù)器。并利用Calibre軟件完成了

4、ADC整體的版圖設(shè)計。在UMC110nm CMOS工藝下設(shè)計電路,并利用網(wǎng)表和SPICE仿真工具對ADC各個模塊電路進行模擬仿真,電源電壓為1.5V。仿真結(jié)果表明,CDS電路具有良好的采樣功能,并有效的消除了噪聲;比較器工作頻率超過100MHz,失調(diào)電壓小于2mV;基于電流舵DAC的斜波發(fā)生器在100MHz的時鐘控制下,可以產(chǎn)生1V差分模擬斜坡輸出;計數(shù)器也滿足100MHz的頻率要求。對于整體ADC,在輸入信號頻率為46.665KHz,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論