版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、從1985年賽靈思公司正式推出第一款現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array, FPGA)以來(lái),F(xiàn)PGA得到了迅猛的發(fā)展。FPGA芯片的發(fā)展方向非常豐富,由于現(xiàn)代半導(dǎo)體技術(shù)的不斷發(fā)展,作為FPGA芯片的最基本構(gòu)成元件的場(chǎng)效應(yīng)管的尺寸急速減小,從而使得 FPGA芯片的集成度越來(lái)越高。集成度的提高和芯片晶體管面積的縮減讓FPGA芯片運(yùn)行頻率的提升成為了可能,進(jìn)而具有了高速的運(yùn)行速度。
隨著集成電
2、路設(shè)計(jì)水平的不斷提高,我們對(duì)存儲(chǔ)器的存取速度、存儲(chǔ)容量的需求也越來(lái)越高。因此,本文在分析了Xilinx的Virtex系列 FPGA的體系結(jié)構(gòu)的基礎(chǔ)上,使用ISE9.1和candence開(kāi)發(fā)軟件,采用65nm工藝設(shè)計(jì)了一款容量為36Kbit塊狀存儲(chǔ)器(Block RAM, BRAM),重點(diǎn)設(shè)計(jì)了BRAM中主要的電路單元,包括靜態(tài)存儲(chǔ)單元、靈敏放大器以及外圍電路。
本文首先介紹了FPGA芯片的整體架構(gòu)以及FPGA芯片和BRAM的發(fā)
3、展現(xiàn)狀,并指出可編程存儲(chǔ)模塊 BRAM的重要性。其次本文完成了容量18Kbit BRAM模塊的電路設(shè)計(jì)。容量18Kbit BRAM可被配置為單端口RAM、雙端口 RAM、內(nèi)容地址存儲(chǔ)器等常用存儲(chǔ)結(jié)構(gòu),是 FPGA芯片實(shí)現(xiàn)各種存儲(chǔ)功能的主要部分。FPGA芯片通過(guò)可編程邏輯(Configurable Logic Block, CLB)以及塊狀存儲(chǔ)器 BRAM給用戶提供各種不同的存儲(chǔ)資源。
在此基礎(chǔ)上,本文針對(duì)千萬(wàn)門級(jí) FPGA芯片
4、給出容量36K BRAM的具體功能以及實(shí)現(xiàn)方案。該模塊支持多種地址和數(shù)據(jù)位寬縱橫比組合、多種讀接口和寫接口數(shù)據(jù)帶寬轉(zhuǎn)換、支持奇偶校驗(yàn)位寫入和讀出。同時(shí),該模塊新增了集成FIFO控制邏輯和集成ECC控制邏輯功能。
最終,在研究與分析 BRAM功能和實(shí)現(xiàn)方案的基礎(chǔ)上,對(duì)整個(gè) BRAM模塊進(jìn)行設(shè)計(jì)與研究,實(shí)現(xiàn)了千萬(wàn)門級(jí) FPGA芯片中整個(gè)BRAM模塊的設(shè)計(jì)和仿真功能驗(yàn)證。仿真的結(jié)果表明,本文設(shè)計(jì)的容量36K BRAM符合千萬(wàn)門級(jí)FP
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 可編程邏輯器件設(shè)計(jì)技巧
- 可編程邏輯器件加密設(shè)計(jì)與實(shí)現(xiàn).pdf
- 可編程邏輯器件結(jié)構(gòu)庫(kù)的生成與驗(yàn)證.pdf
- 第八章可編程邏輯器件
- 可編程邏輯器件互連資源測(cè)試方法的研究.pdf
- 基于VHDL語(yǔ)言的可編程邏輯器件仿真研究.pdf
- 利用可編程邏輯器件設(shè)計(jì)LED顯示屏.pdf
- 可編程邏輯器件在逆變器控制中的應(yīng)用.pdf
- 可編程邏輯器件(CPLD-FPGA)的架構(gòu)研究與實(shí)現(xiàn).pdf
- 基于可編程邏輯器件光柵信號(hào)采集處理卡的設(shè)計(jì).pdf
- 基于VHDL的可編程邏輯器件虛擬實(shí)驗(yàn)平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 可編程邏輯器件的可測(cè)性設(shè)計(jì)與驗(yàn)證平臺(tái)的搭建.pdf
- 基于可編程邏輯器件的家庭自動(dòng)化系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于可編程邏輯器件FPGA的數(shù)字相關(guān)器.pdf
- 第八章可編程邏輯器件-海南大學(xué)
- 數(shù)字電子技術(shù)--第10章--可編程邏輯器件
- 可編程邏輯器件在電力電子控制技術(shù)中的應(yīng)用.pdf
- 基于可編程邏輯器件的邏輯分析儀關(guān)鍵技術(shù)的研究.pdf
- 應(yīng)用可編程邏輯器件控制的信號(hào)放大器設(shè)計(jì)[開(kāi)題報(bào)告]
- 基于與或陣列結(jié)構(gòu)的可編程邏輯器件的可測(cè)性設(shè)計(jì)研究.pdf
評(píng)論
0/150
提交評(píng)論