

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著SoC復(fù)雜度和集成度不斷提升,數(shù)?;旌闲盘?hào)系統(tǒng)的應(yīng)用變得更加普及和多樣化。在混合系統(tǒng)設(shè)計(jì)驗(yàn)證過程中,如果在各個(gè)階段都采用Spice模型仿真驗(yàn)證的方法,會(huì)大幅延長驗(yàn)證的周期和減緩設(shè)計(jì)迭代的速度,而全部采用數(shù)字離散功能模型,又丟失模擬部分的仿真精度和性能參數(shù)。論文結(jié)合已經(jīng)成熟的混合信號(hào)建模方法,對(duì)信號(hào)監(jiān)測(cè)比較器進(jìn)行分析和建模,達(dá)到仿真速度和精度的折衷,從而滿足混合信號(hào)系統(tǒng)驗(yàn)證要求和需要。
本文基于Verilog-AMS平臺(tái)主要
2、分析和建立了有信號(hào)監(jiān)測(cè)功能的比較器電路完整的行為模型。論文首先介紹了該電路的應(yīng)用背景和Verilog-AMS平臺(tái)的特點(diǎn),然后介紹數(shù)模轉(zhuǎn)換器和比較器的工作原理和主要結(jié)構(gòu),通過這些介紹和對(duì)比分析得出論文建模對(duì)象所用的電路結(jié)構(gòu)。最后系統(tǒng)的將信號(hào)監(jiān)測(cè)比較器電路分解為結(jié)構(gòu)和功能相互獨(dú)立的各個(gè)電路模塊,通過理論分析各模塊功能的行為特點(diǎn),建立相應(yīng)的行為模型,使用Verilog-AMS語言對(duì)行為模型進(jìn)行描述,同時(shí)采用Cadence數(shù)?;旌戏抡孳浖?duì)各行
3、為模型進(jìn)行仿真,并對(duì)電路模型和真實(shí)電路仿真結(jié)果進(jìn)行了對(duì)比和分析。
通過仿真結(jié)果可知比較器模型的開環(huán)增益為80dB,相比于Spice仿真其誤差為1.25%,;低速和高速模式下建立時(shí)間分別為38.8μs和2.2μs,相比與Spice仿真誤差均在15%內(nèi);DAC部分在3V和1.5V參考基準(zhǔn)源下建立時(shí)間分別為79ns和63ns,工作電流為9.1μA,相比于Spice仿真建立時(shí)間誤差均在15%以內(nèi),電流誤差在3.3%;系統(tǒng)總的工作電流為
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于Verilog-AMS的Σ-ΔADC高層次模型.pdf
- 基于Verilog-AMS的高速DAC高層次模型研究.pdf
- 基于Verilog-AMS的非制冷紅外焦平面陣列讀出電路的系統(tǒng)設(shè)計(jì).pdf
- 基于開關(guān)電流技術(shù)的Verilog-AMS連續(xù)小波變換電路的研究與設(shè)計(jì).pdf
- 功率轉(zhuǎn)換器及其Verilog-A行為模型研究.pdf
- 基于verilog的uart模塊的設(shè)計(jì)--課程設(shè)計(jì)
- des加密verilog模塊設(shè)計(jì)
- 基于VHDL-AMS的LDO模型的設(shè)計(jì)與驗(yàn)證.pdf
- 同步升壓轉(zhuǎn)換器設(shè)計(jì)及其Verilog-A模型的設(shè)計(jì).pdf
- 基于Verilog HDL設(shè)計(jì)CAN控制器.pdf
- 基于Verilog的微控制器軟核設(shè)計(jì).pdf
- 基于Verilog的8051微控制器中斷系統(tǒng)的設(shè)計(jì).pdf
- 基于FPGA的雷達(dá)信號(hào)處理模塊設(shè)計(jì).pdf
- 基于Verilog語言的DMA控制器的設(shè)計(jì)與仿真.pdf
- 基于Verilog HDL的卡爾曼濾波器的設(shè)計(jì).pdf
- 捷變頻雷達(dá)信號(hào)發(fā)生器信號(hào)產(chǎn)生模塊的設(shè)計(jì).pdf
- 數(shù)?;旌闲盘?hào)(AMS)電路的可測(cè)試性設(shè)計(jì)研究.pdf
- 混合信號(hào)系統(tǒng)的VHDL—AMS設(shè)計(jì)與仿真分析.pdf
- 脈沖發(fā)生器信號(hào)合成模塊設(shè)計(jì).pdf
- verilog hdl加法計(jì)數(shù)器的設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論