已閱讀1頁,還剩71頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、近些年來移動多媒體技術發(fā)展迅速,人們對實時性要求越來越高,對于處理器來說這是個不小的考驗。提高對浮點數(shù)據(jù)的處理速度迫在眉睫,因此,對于如何加速浮點運算的研究非常重要。處理器進行浮點運算主要是浮點乘和浮點加運算,所以浮點乘加融合部件是問題關鍵的所在,這也是本文主要研究的內(nèi)容。以浮點數(shù)的乘運算、加運算為研究對象,并在充分理解和分析現(xiàn)有浮點乘加融合算法的基礎上提高LOP模塊的性能這會使整體融合部件的性能更好。
本文旨在如何提高處理器
2、中的浮點乘加融合部件性能的問題,通過對浮點乘加融合部件的關鍵路徑研究發(fā)現(xiàn)前導1預測模塊一直處在關鍵路徑上,所以縮短前導1預測的時間可以直接提高浮點乘加融合部件的性能。
首先本文介紹了現(xiàn)有的幾種LOP算法結構,最終選擇串行糾錯LOP算法,因為該算法在關鍵路徑延時、電路動態(tài)功耗和電路面積上比其他幾種結構更加均衡,為了與三操作數(shù)LOP算法進行性能上的對比,所以研究并設計串行糾錯算法中的兩個主要模塊:3:2CSA電路和前導1預測(LO
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的AES算法研究與設計.pdf
- 基于FPGA的FFT算法設計與研究.pdf
- 基于FPGA的KLT算法設計與實現(xiàn).pdf
- 基于FPGA的FFT算法的設計與實現(xiàn).pdf
- 基于FPGA的均衡與譯碼算法設計與實現(xiàn).pdf
- 基于FPGA的AES算法優(yōu)化與設計研究.pdf
- 基于FPGA的RFID防碰撞算法的分析與實現(xiàn).pdf
- 基于FPGA的高性能FFT算法實現(xiàn)研究.pdf
- 基于FPGA的Turbo碼硬件設計及性能分析.pdf
- 基于fpga的高性能fft算法實現(xiàn)研究
- 基于FPGA的SPWM控制算法的設計與實現(xiàn).pdf
- 基于FPGA的圖像處理算法的研究與設計.pdf
- 基于FPGA的車牌字符分割算法設計與實現(xiàn).pdf
- AES算法的FPGA實現(xiàn)與分析.pdf
- FPGA布局算法的研究與分析.pdf
- 基于FPGA的自適應頻譜分析算法的軟件設計.pdf
- 基于FPGA的改進蟻群算法設計.pdf
- 基于FPGA的圖像處理算法的研究與硬件設計.pdf
- 基于FPGA的車載網(wǎng)絡路由算法設計與實現(xiàn).pdf
- 基于FPGA的32點FFT算法的設計與實現(xiàn).pdf
評論
0/150
提交評論