鎖相環(huán)頻率合成器系統(tǒng)級設(shè)計研究.pdf_第1頁
已閱讀1頁,還剩94頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、頻率合成器是電子通信系統(tǒng)中非常核心的模塊之一,是時鐘信號和本地震蕩信號的重要產(chǎn)生方式。在當(dāng)前的頻率合成器實現(xiàn)形式中,鎖相環(huán)頻率合成器是主流的實現(xiàn)形式和研究重點,也是模擬電路系統(tǒng)中一個重要的研究方向。目前,主流的鎖相環(huán)頻率合成器系統(tǒng)架構(gòu)是電荷泵鎖相環(huán),結(jié)構(gòu)包含數(shù)字模塊電路和模擬模塊電路,是一個數(shù)?;旌系呢?fù)反饋系統(tǒng)。對于這樣一個復(fù)雜的控制系統(tǒng),系統(tǒng)級架構(gòu)的確定是做好一個鎖相環(huán)頻率合成器的先決條件,系統(tǒng)級參數(shù)的設(shè)定和選取是實現(xiàn)頻率合成器性能的

2、關(guān)鍵所在。
  本文首先分析鎖相環(huán)的信號傳輸理論,在理論研究和分析的基礎(chǔ)之上研究鎖相環(huán)的系統(tǒng)級建模,包括系統(tǒng)行為級建模和功能模塊級建模,主要基于MATLAB和 Simulink仿真工具。在此基礎(chǔ)上,研究鎖相環(huán)的噪聲仿真、建模與優(yōu)化。在系統(tǒng)宏觀參數(shù)的研究基礎(chǔ)上,探索鎖相環(huán)具體模塊電路的設(shè)計,以使其滿足系統(tǒng)的需要和實現(xiàn)設(shè)計的最優(yōu)化。
  在以上研究和分析的理論基礎(chǔ)上,設(shè)計了一個400 MHz~450 MHz的電荷泵鎖鎖相環(huán)頻率合

3、成器?;谡撐乃龅南到y(tǒng)級設(shè)計方法,首先根據(jù)鎖相環(huán)系統(tǒng)指標(biāo),計算和規(guī)劃出各模塊具體指標(biāo)和要求,基于180 nm CMOS RF工藝,在Cadence Spectre設(shè)計平臺上完成鎖相環(huán)電路的設(shè)計與仿真。然后,在原理圖仿真設(shè)計完成后,利用Cadence Virtuoso平臺上實現(xiàn)版圖設(shè)計,在180 nm RF工藝上加工制作。芯片制作以及封裝完成之后,設(shè)計PCB板級芯片測試電路,完成對芯片的測試。芯片參數(shù)如下,工作電壓1.8 V,功耗15

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論