基于Balsa的異步電路設(shè)計方法研究.pdf_第1頁
已閱讀1頁,還剩71頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、近年來半導(dǎo)體制造工藝不斷進(jìn)步,電路設(shè)計規(guī)模越來越大,同步電路中的功耗、時鐘偏移以及電磁兼容性等問題變得越來越明顯。由于異步電路設(shè)計具有低功耗、高性能以及無時鐘問題等優(yōu)勢,近年來已成為研究熱點。但是異步電路時序描述復(fù)雜、缺乏規(guī)范的流程和工具限制了其大規(guī)模的應(yīng)用,所以對異步電路設(shè)計方法進(jìn)行深入研究具有重要的理論意義和實用價值。
   本文著重研究基于Balsa的異步電路設(shè)計方法,論文簡要介紹了異步電路的優(yōu)勢、發(fā)展歷史和相關(guān)的EDA工

2、具,然后對異步電路的基本理論、模型分類以及基本單元做了簡要介紹。在設(shè)計部分,本文選用Balsa作為設(shè)計的綜合仿真平臺,對其語言和設(shè)計工具以及流程做了詳細(xì)介紹,并設(shè)計了一個四位加法器來介紹該方法。本文使用Balsa完成了一個用于全異步微處理器的兼容8051指令的異步算術(shù)邏輯單元(Arithmeric Logic Unit,ALU)。由于Balsa的后端工具是不開放的,本文采用了常用的同步工具,對Balsa生成的網(wǎng)表文件進(jìn)行仿真驗證并進(jìn)行后

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論