2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩65頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、集成電路從誕生至今近六十年里,一直突飛猛進(jìn)地發(fā)展。工藝線寬、工作頻率、電路規(guī)模等關(guān)鍵技術(shù)一次次革新,不斷挑戰(zhàn)著人類認(rèn)知的極限。如今工藝線寬最小達(dá)到了10nm,工作頻率早已突破GHz,電路規(guī)模突破百億顆晶體管集成。然而隨著集成度增高,而不斷增高的功耗成為制約集成電路發(fā)展的一大阻礙。因此,低功耗技術(shù)的研究和應(yīng)用如今成了集成電路設(shè)計(jì)的一個(gè)熱門課題。市場上對低功耗集成電路的需求也越來越大,特別是對功耗有嚴(yán)格要求的產(chǎn)業(yè),如醫(yī)療器具、國防科技、手機(jī)

2、通信等。在眾多低功耗技術(shù)中,異步時(shí)序電路結(jié)構(gòu)因其天生的低功耗、高魯棒性等特性而受到青睞。如今工藝線越來越小,電路集成度越來越高,異步時(shí)序電路相對于同步時(shí)序電路對電路功耗的降低愈發(fā)明顯。由于集成電路發(fā)展至今絕大部分一直采用的是同步時(shí)序電路結(jié)構(gòu),集成電路設(shè)計(jì)從前端到后端具有一套完整的設(shè)計(jì)EDA工具和設(shè)計(jì)流程。而異步時(shí)序電路雖然起步也很早,但是一直未得到發(fā)展,相應(yīng)的CAD軟件和設(shè)計(jì)策略極度匱乏。本論文基于異步時(shí)序電路的基本理論和現(xiàn)有的異步時(shí)序

3、電路設(shè)計(jì)方法,提出了基于AMS的異步時(shí)序電路設(shè)計(jì)方法,并成功設(shè)計(jì)了一款異步32位booth乘法器,驗(yàn)證了所提出方法的可行性??焖俑道锶~變換(FFT)作為如今信號處理中最常用的數(shù)據(jù)處理方式,專門的 FFT處理器廣泛的應(yīng)用于醫(yī)療、通信、航空等產(chǎn)業(yè)中。本論文為設(shè)計(jì)一款具有低功耗性質(zhì)的快速傅里葉變換處理器,引進(jìn)了異步時(shí)序電路結(jié)構(gòu)。最終異步FFT處理器通過采用基于AMS的異步時(shí)序電路設(shè)計(jì)方法實(shí)現(xiàn),并在0.13μm CMOS工藝線寬下進(jìn)行綜合。為分

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論